dataset
stringclasses 1
value | file
stringlengths 7
51
| fun_name
stringlengths 2
45
| llvm_ir_function
stringlengths 61
121k
| label
stringclasses 2
values |
|---|---|---|---|---|
CompRealVul
|
xwrite_6874
|
xwrite
|
define i64 @FUNC(i64 %arg1, i64 %arg2, i64 %arg3, i64 %arg4) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = icmp eq i64 %arg3, 0
%1 = icmp eq i64 %arg2, 0
%or.cond = or i1 %1, %0
br i1 %or.cond, label LBL_3, label LBL_1
LBL_1:
%2 = inttoptr i64 %arg1 to i64*
%3 = trunc i64 %arg2 to i32
%4 = trunc i64 %arg3 to i32
%5 = inttoptr i64 %arg4 to %_IO_FILE*
%6 = call i32 @fwrite(i64* %2, i32 %3, i32 %4, %_IO_FILE* %5)
%7 = sext i32 %6 to i64
%8 = icmp eq i64 %7, %arg3
store i64 %arg3, i64* %rax.0.reg2mem
br i1 %8, label LBL_3, label LBL_2
LBL_2:
%9 = call i32* @__errno_location()
%10 = load i32, i32* %9, align 4
%11 = call i8* @strerror(i32 %10)
%12 = load %_IO_FILE*, %_IO_FILE** @gv_0, align 8
%13 = call i32 (%_IO_FILE*, i8*, ...) @fprintf(%_IO_FILE* %12, i8* getelementptr inbounds ([17 x i8], [17 x i8]* @gv_1, i64 0, i64 0), i8* %11)
call void @exit(i32 1)
unreachable
LBL_3:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %arg2, { 1, 0 }
uselistorder label LBL_3, { 1, 0 }
}
|
0
|
CompRealVul
|
align_position_14252
|
align_position
|
define i64 @FUNC(i64* %arg1, i64 %arg2, i64 %arg3) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%1 = call i64 @FUNC(i64 %0)
%2 = add i64 %arg3, %arg2
%3 = icmp eq i64 %1, %2
store i64 %1, i64* %rax.0.reg2mem
br i1 %3, label LBL_2, label LBL_1
LBL_1:
%4 = call i64 @FUNC(i64 %0, i64 %2, i64 0)
store i64 %4, i64* %rax.0.reg2mem
br label LBL_2
LBL_2:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
}
|
1
|
CompRealVul
|
serial_update_parameters_16481
|
serial_update_parameters
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%sv_0.0.reg2mem = alloca i32
%sv_1.0.reg2mem = alloca i32
%1 = load i64, i64* %0
%2 = load i64, i64* %0
%sv_2 = alloca i32, align 4
%3 = trunc i64 %2 to i32
%4 = icmp eq i32 %3, 0
store i64 0, i64* %rax.0.reg2mem
br i1 %4, label LBL_4, label LBL_1
LBL_1:
%5 = ptrtoint i64* %arg1 to i64
%6 = add i64 %5, 4
%7 = inttoptr i64 %6 to i32*
%8 = load i32, i32* %7, align 4
%9 = and i32 %8, 8
%10 = icmp eq i32 %9, 0
store i32 1, i32* %sv_1.0.reg2mem
store i32 78, i32* %sv_0.0.reg2mem
br i1 %10, label LBL_3, label LBL_2
LBL_2:
%11 = and i32 %8, 16
%12 = icmp eq i32 %11, 0
%.1 = select i1 %12, i32 79, i32 69
store i32 2, i32* %sv_1.0.reg2mem
store i32 %.1, i32* %sv_0.0.reg2mem
br label LBL_3
LBL_3:
%sv_0.0.reload = load i32, i32* %sv_0.0.reg2mem
%sv_1.0.reload = load i32, i32* %sv_1.0.reg2mem
%13 = and i32 %8, 4
%14 = icmp eq i32 %13, 0
%. = select i1 %14, i32 1, i32 2
%15 = urem i32 %8, 4
%16 = add nuw nsw i32 %15, 5
%17 = add nuw nsw i32 %., %16
%18 = add nuw nsw i32 %17, %sv_1.0.reload
%19 = add i64 %5, 8
%20 = inttoptr i64 %19 to i32*
%21 = load i32, i32* %20, align 4
%22 = ashr i32 %21, 31
%23 = zext i32 %21 to i64
%24 = zext i32 %22 to i64
%25 = mul i64 %24, 4294967296
%26 = or i64 %25, %23
%27 = and i64 %2, 4294967295
%28 = sdiv i64 %26, %27
%29 = trunc i64 %28 to i32
store i32 %29, i32* %sv_2, align 4
%30 = and i64 %28, 4294967295
%31 = udiv i32 1000000000, %29
%32 = mul i32 %31, %18
%33 = add i64 %5, 12
%34 = inttoptr i64 %33 to i32*
store i32 %32, i32* %34, align 4
%35 = add i64 %5, 16
%36 = inttoptr i64 %35 to i64*
%37 = load i64, i64* %36, align 8
%38 = call i64 @FUNC(i64 %37, i64 1, i32* nonnull %sv_2)
%39 = zext i32 %. to i64
%40 = call i64 @FUNC(i8* getelementptr inbounds ([36 x i8], [36 x i8]* @gv_0, i64 0, i64 0), i64 %30, i32 %sv_0.0.reload, i32 %16, i64 %39, i64 %1)
store i64 %40, i64* %rax.0.reg2mem
br label LBL_4
LBL_4:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i32 %16, { 1, 0 }
uselistorder i32 %., { 1, 0 }
uselistorder i64 %2, { 1, 0 }
uselistorder i32* %sv_1.0.reg2mem, { 0, 2, 1 }
uselistorder i32* %sv_0.0.reg2mem, { 0, 2, 1 }
uselistorder i64* %0, { 1, 0 }
uselistorder i64 4294967295, { 1, 0 }
uselistorder i32 2, { 1, 0 }
uselistorder i32 8, { 1, 0 }
uselistorder label LBL_4, { 1, 0 }
uselistorder label LBL_3, { 1, 0 }
}
|
1
|
CompRealVul
|
free_charger_irq_7269
|
free_charger_irq
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = ptrtoint i64* %arg1 to i64
%1 = call i64 @FUNC(i64 %0, i64 1, i64 %0)
%2 = call i64 @FUNC(i64 %0, i64 2, i64 %0)
%3 = call i64 @FUNC(i64 %0, i64 3, i64 %0)
%4 = call i64 @FUNC(i64 %0, i64 4, i64 %0)
%5 = call i64 @FUNC(i64 %0, i64 5, i64 %0)
%6 = call i64 @FUNC(i64 %0, i64 6, i64 %0)
%7 = call i64 @FUNC(i64 %0, i64 7, i64 %0)
%8 = call i64 @FUNC(i64 %0, i64 8, i64 %0)
%9 = call i64 @FUNC(i64 %0, i64 9, i64 %0)
%10 = call i64 @FUNC(i64 %0, i64 10, i64 %0)
%11 = call i64 @FUNC(i64 %0, i64 11, i64 %0)
%12 = call i64 @FUNC(i64 %0, i64 12, i64 %0)
%13 = call i64 @FUNC(i64 %0, i64 13, i64 %0)
ret i64 %13
uselistorder i64 %0, { 1, 0, 3, 2, 5, 4, 7, 6, 9, 8, 11, 10, 13, 12, 15, 14, 17, 16, 19, 18, 21, 20, 23, 22, 25, 24 }
uselistorder i64 (i64, i64, i64)* @wm8350_free_irq, { 12, 11, 10, 9, 8, 7, 6, 5, 4, 3, 2, 1, 0 }
}
|
0
|
CompRealVul
|
fuse_open_common_13291
|
fuse_open_common
|
define i64 @FUNC(i64* %arg1, i32* %arg2, i8 %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge.in.reg2mem = alloca i64
%storemerge3.reg2mem = alloca i8
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg1 to i64
%3 = call i64 @FUNC(i64 %2)
%4 = and i64 %1, 512
%5 = icmp eq i64 %4, 0
br i1 %5, label LBL_3, label LBL_1
LBL_1:
%6 = inttoptr i64 %3 to i64*
%7 = load i64, i64* %6, align 8
%8 = inttoptr i64 %7 to i8*
%9 = load i8, i8* %8, align 1
%10 = icmp eq i8 %9, 0
br i1 %10, label LBL_3, label LBL_2
LBL_2:
%11 = add i64 %7, 1
%12 = inttoptr i64 %11 to i8*
%13 = load i8, i8* %12, align 1
%14 = icmp eq i8 %13, 0
store i8 1, i8* %storemerge3.reg2mem
br i1 %14, label LBL_3, label LBL_4
LBL_3:
store i8 0, i8* %storemerge3.reg2mem
br label LBL_4
LBL_4:
%15 = ptrtoint i32* %arg2 to i64
%16 = call i64 @FUNC(i64 %2, i64 %15)
%17 = trunc i64 %16 to i32
%18 = icmp eq i32 %17, 0
store i64 %16, i64* %storemerge.in.reg2mem
br i1 %18, label LBL_5, label LBL_11
LBL_5:
%storemerge3.reload = load i8, i8* %storemerge3.reg2mem
%19 = icmp eq i8 %storemerge3.reload, 0
br i1 %19, label LBL_7, label LBL_6
LBL_6:
%20 = call i64 @FUNC(i64 %2)
%21 = call i64 @FUNC(i64 %2)
br label LBL_7
LBL_7:
%22 = call i64 @FUNC(i64 %2)
%23 = and i64 %22, 4294967295
%24 = zext i8 %arg3 to i64
%25 = call i64 @FUNC(i64 %3, i64 %23, i64 %15, i64 %24)
%26 = trunc i64 %25 to i32
%27 = icmp eq i32 %26, 0
%28 = icmp eq i1 %27, false
br i1 %28, label LBL_9, label LBL_8
LBL_8:
%29 = call i64 @FUNC(i64 %2, i64 %15)
br label LBL_9
LBL_9:
store i64 %25, i64* %storemerge.in.reg2mem
br i1 %19, label LBL_11, label LBL_10
LBL_10:
%30 = call i64 @FUNC(i64 %2)
%31 = call i64 @FUNC(i64 %2)
store i64 %25, i64* %storemerge.in.reg2mem
br label LBL_11
LBL_11:
%storemerge.in.reload = load i64, i64* %storemerge.in.reg2mem
%storemerge = and i64 %storemerge.in.reload, 4294967295
ret i64 %storemerge
uselistorder i64 %25, { 1, 0, 2 }
uselistorder i64 %2, { 4, 3, 2, 5, 1, 0, 6, 7 }
uselistorder i8* %storemerge3.reg2mem, { 0, 2, 1 }
uselistorder i64* %storemerge.in.reg2mem, { 0, 2, 1, 3 }
uselistorder label LBL_11, { 1, 0, 2 }
uselistorder label LBL_4, { 1, 0 }
}
|
1
|
CompRealVul
|
yr_re_ast_create_4423
|
yr_re_ast_create
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = call i64 @FUNC(i64 16)
store i64 %0, i64* %arg1, align 8
store i32 0, i32* inttoptr (i64 16 to i32*), align 16
store i32 0, i32* inttoptr (i64 20 to i32*), align 4
store i64 0, i64* inttoptr (i64 24 to i64*), align 8
ret i64 0
}
|
0
|
CompRealVul
|
recode_subtitle_17370
|
recode_subtitle
|
define i64 @FUNC(i32* %arg1, i64* %arg2, i64* %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge.reg2mem = alloca i64
%sv_0.0.reg2mem = alloca i32
%rdx.0.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = load i64, i64* %0
%3 = load i64, i64* %0
%4 = load i64, i64* %0
%sv_1 = alloca i32, align 4
%sv_2 = alloca i64, align 8
%sv_3 = alloca i64, align 8
%sv_4 = alloca i64, align 8
%sv_5 = alloca i64, align 8
%5 = trunc i64 %3 to i32
%6 = icmp eq i32 %5, 1
store i64 0, i64* %storemerge.reg2mem
br i1 %6, label LBL_1, label LBL_12
LBL_1:
%7 = ptrtoint i64* %arg3 to i64
%8 = ptrtoint i32* %arg1 to i64
%9 = add i64 %8, 8
%10 = inttoptr i64 %9 to i64*
%11 = load i64, i64* %10, align 8
%12 = inttoptr i64 %11 to i8*
%13 = call i64* @iconv_open(i8* getelementptr inbounds ([6 x i8], [6 x i8]* @gv_0, i64 0, i64 0), i8* %12)
%14 = icmp eq i64* %13, inttoptr (i64 -1 to i64*)
%15 = icmp eq i1 %14, false
%16 = zext i1 %15 to i64
%17 = call i64 @FUNC(i64 %16)
store i64 %7, i64* %sv_5, align 8
%18 = add i64 %7, 8
%19 = inttoptr i64 %18 to i32*
%20 = load i32, i32* %19, align 4
%21 = sext i32 %20 to i64
store i64 %21, i64* %sv_4, align 8
%22 = icmp ult i32 %20, 536870879
br i1 %22, label LBL_3, label LBL_2
LBL_2:
%23 = call i64 @FUNC(i64 %8, i64 0, i8* getelementptr inbounds ([42 x i8], [42 x i8]* @gv_1, i64 0, i64 0), i64 %4, i64 %2, i64 %1)
store i32 -12, i32* %sv_0.0.reg2mem
br label LBL_9
LBL_3:
%24 = mul i64 %21, 4
%25 = call i64 @FUNC(i64* nonnull %sv_3, i64 %24)
%26 = trunc i64 %25 to i32
%27 = icmp slt i32 %26, 0
store i32 %26, i32* %sv_0.0.reg2mem
br i1 %27, label LBL_9, label LBL_4
LBL_4:
%28 = ptrtoint i64* %arg2 to i64
%29 = add i64 %28, 16
%30 = inttoptr i64 %29 to i64*
%31 = load i64, i64* %sv_3, align 8
store i64 %31, i64* %arg2, align 8
%32 = add i64 %28, 8
%33 = inttoptr i64 %32 to i32*
store i64 %24, i64* %sv_2, align 8
%34 = load i32, i32* %33, align 4
store i32 %34, i32* %sv_1, align 4
%35 = ptrtoint i64* %sv_4 to i64
%36 = bitcast i64* %sv_5 to i8**
%37 = bitcast i64* %sv_4 to i32*
%38 = bitcast i64* %sv_2 to i8**
%39 = call i32 @iconv(i64* %13, i8** nonnull %36, i32* nonnull %37, i8** nonnull %38, i32* nonnull %sv_1)
%40 = icmp eq i32 %39, -1
store i64 %35, i64* %rdx.0.reg2mem
br i1 %40, label LBL_7, label LBL_5
LBL_5:
%41 = call i32 @iconv(i64* %13, i8** null, i32* null, i8** nonnull %38, i32* nonnull %sv_1)
%42 = icmp eq i32 %41, -1
store i64 0, i64* %rdx.0.reg2mem
br i1 %42, label LBL_7, label LBL_6
LBL_6:
%43 = load i32, i32* %33, align 4
%44 = sext i32 %43 to i64
%45 = load i32, i32* %sv_1, align 4
%46 = icmp ugt i32 %43, %45
%47 = load i64, i64* %sv_4, align 8
%48 = icmp eq i64 %47, 0
%or.cond = icmp eq i1 %46, %48
store i64 %44, i64* %rdx.0.reg2mem
br i1 %or.cond, label LBL_8, label LBL_7
LBL_7:
%rdx.0.reload = load i64, i64* %rdx.0.reg2mem
%49 = load i64, i64* %10, align 8
%50 = call i64 @FUNC(i64 %8, i64 0, i8* getelementptr inbounds ([55 x i8], [55 x i8]* @gv_2, i64 0, i64 0), i64 %rdx.0.reload, i64 %49, i64 %1)
%51 = call i64 @FUNC(i64* nonnull %sv_3)
%52 = call i32* @__errno_location()
%53 = load i32, i32* %52, align 4
%54 = sub i32 0, %53
store i32 %54, i32* %sv_0.0.reg2mem
br label LBL_9
LBL_8:
%55 = sub i32 %43, %45
store i32 %55, i32* %33, align 4
%56 = sext i32 %55 to i64
%57 = add nsw i64 %56, -1
%58 = inttoptr i64 %57 to i8*
store i8 0, i8* %58, align 1
store i32 %26, i32* %sv_0.0.reg2mem
br label LBL_9
LBL_9:
%sv_0.0.reload = load i32, i32* %sv_0.0.reg2mem
br i1 %14, label LBL_11, label LBL_10
LBL_10:
%59 = call i32 @iconv_close(i64* %13)
br label LBL_11
LBL_11:
%60 = zext i32 %sv_0.0.reload to i64
store i64 %60, i64* %storemerge.reg2mem
br label LBL_12
LBL_12:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64 %24, { 1, 0 }
uselistorder i64* %13, { 2, 0, 1, 3 }
uselistorder i64 %8, { 1, 0, 2 }
uselistorder i64* %sv_3, { 0, 2, 1 }
uselistorder i32* %sv_1, { 1, 3, 2, 0 }
uselistorder i64 %1, { 1, 0 }
uselistorder i32* %sv_0.0.reg2mem, { 0, 2, 3, 4, 1 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder i64* %0, { 3, 2, 1, 0 }
uselistorder i8 0, { 1, 2, 0 }
uselistorder i64 (i64, i64, i8*, i64, i64, i64)* @av_log, { 1, 0 }
uselistorder label LBL_12, { 1, 0 }
uselistorder label LBL_9, { 1, 2, 0, 3 }
}
|
1
|
CompRealVul
|
bmpr_read_rle_12714
|
bmpr_read_rle
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%sv_0.0.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg1 to i64
%3 = trunc i64 %1 to i32
%4 = icmp eq i32 %3, 1
%5 = icmp eq i1 %4, false
br i1 %5, label LBL_2, label LBL_1
LBL_1:
%6 = add i64 %2, 4
%7 = inttoptr i64 %6 to i32*
%8 = load i32, i32* %7, align 4
%9 = icmp eq i32 %8, 8
br i1 %9, label LBL_5, label LBL_2
LBL_2:
%10 = icmp eq i32 %3, 2
%11 = icmp eq i1 %10, false
br i1 %11, label LBL_4, label LBL_3
LBL_3:
%12 = add i64 %2, 4
%13 = inttoptr i64 %12 to i32*
%14 = load i32, i32* %13, align 4
%15 = icmp eq i32 %14, 4
br i1 %15, label LBL_5, label LBL_4
LBL_4:
%16 = add i64 %2, 16
%17 = inttoptr i64 %16 to i64*
%18 = load i64, i64* %17, align 8
%19 = call i64 @FUNC(i64 %18, i8* getelementptr inbounds ([46 x i8], [46 x i8]* @gv_0, i64 0, i64 0))
br label LBL_5
LBL_5:
%20 = add i64 %2, 8
%21 = inttoptr i64 %20 to i32*
%22 = load i32, i32* %21, align 4
%23 = icmp eq i32 %22, 0
%.pre = add i64 %2, 16
%.pre1 = inttoptr i64 %.pre to i64*
br i1 %23, label LBL_7, label LBL_6
LBL_6:
%24 = load i64, i64* %.pre1, align 8
%25 = call i64 @FUNC(i64 %24, i8* getelementptr inbounds ([45 x i8], [45 x i8]* @gv_1, i64 0, i64 0))
br label LBL_7
LBL_7:
%26 = add i64 %2, 24
%27 = inttoptr i64 %26 to i64*
%28 = load i64, i64* %27, align 8
%29 = inttoptr i64 %28 to i32*
store i32 3, i32* %29, align 4
%30 = load i64, i64* %27, align 8
%31 = add i64 %30, 4
%32 = inttoptr i64 %31 to i32*
store i32 8, i32* %32, align 4
%33 = add i64 %2, 12
%34 = inttoptr i64 %33 to i32*
%35 = load i32, i32* %34, align 4
%36 = load i64, i64* %27, align 8
%37 = zext i32 %35 to i64
%38 = call i64 @FUNC(i64 %37, i64 32)
%39 = trunc i64 %38 to i32
%40 = add i64 %36, 8
%41 = inttoptr i64 %40 to i32*
store i32 %39, i32* %41, align 4
%42 = load i64, i64* %27, align 8
%43 = add i64 %42, 24
%44 = inttoptr i64 %43 to i32*
%45 = load i32, i32* %44, align 4
%46 = add i64 %42, 8
%47 = inttoptr i64 %46 to i32*
%48 = load i32, i32* %47, align 4
%49 = load i64, i64* %.pre1, align 8
%50 = zext i32 %48 to i64
%51 = call i64 @FUNC(i64 %49, i64 %50, i32 %45)
%52 = add i64 %42, 16
%53 = inttoptr i64 %52 to i64*
store i64 %51, i64* %53, align 8
%54 = load i64, i64* %27, align 8
%55 = add i64 %54, 16
%56 = inttoptr i64 %55 to i64*
%57 = load i64, i64* %56, align 8
%58 = icmp eq i64 %57, 0
store i64 0, i64* %sv_0.0.reg2mem
br i1 %58, label LBL_11, label LBL_8
LBL_8:
%59 = call i64 @FUNC(i64 %2)
%60 = trunc i64 %59 to i32
%61 = icmp eq i32 %60, 0
store i64 0, i64* %sv_0.0.reg2mem
br i1 %61, label LBL_11, label LBL_9
LBL_9:
%62 = load i64, i64* %27, align 8
%63 = call i64 @FUNC(i64 %62)
%64 = trunc i64 %63 to i32
%65 = icmp eq i32 %64, 0
%66 = icmp eq i1 %65, false
store i64 1, i64* %sv_0.0.reg2mem
br i1 %66, label LBL_11, label LBL_10
LBL_10:
%67 = load i64, i64* %27, align 8
%68 = call i64 @FUNC(i64 %67)
store i64 1, i64* %sv_0.0.reg2mem
br label LBL_11
LBL_11:
%sv_0.0.reload = load i64, i64* %sv_0.0.reg2mem
ret i64 %sv_0.0.reload
uselistorder i64 %2, { 3, 4, 5, 0, 6, 7, 2, 1 }
uselistorder i64* %sv_0.0.reg2mem, { 0, 2, 1, 3, 4 }
uselistorder i64 32, { 2, 0, 1 }
uselistorder i64 (i64, i8*)* @iw_set_error, { 1, 0 }
uselistorder i64 16, { 1, 2, 0, 3 }
uselistorder i32 8, { 1, 0 }
uselistorder label LBL_11, { 1, 0, 2, 3 }
uselistorder label LBL_7, { 1, 0 }
}
|
1
|
CompRealVul
|
Jsi_DbKeyAdd_7908
|
Jsi_DbKeyAdd
|
define i64 @FUNC(i64* %arg1, i8* %arg2) local_unnamed_addr {
LBL_0:
%storemerge.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%sv_0 = alloca i64, align 8
%1 = icmp eq i64* %arg1, null
br i1 %1, label LBL_2, label LBL_1
LBL_1:
%2 = ptrtoint i8* %arg2 to i64
%3 = call i64 @FUNC(i64 %0, i64 %2)
store i64 %3, i64* %storemerge.reg2mem
br label LBL_5
LBL_2:
%4 = add i64 %0, 8
%5 = inttoptr i64 %4 to i64*
%6 = load i64, i64* %5, align 8
%7 = ptrtoint i8* %arg2 to i64
%8 = call i64 @FUNC(i64 %6, i64 %7, i64* nonnull %sv_0)
%9 = icmp eq i64 %8, 0
%10 = icmp eq i1 %9, false
br i1 %10, label LBL_4, label LBL_3
LBL_3:
call void @__assert_fail(i8* getelementptr inbounds ([5 x i8], [5 x i8]* @gv_0, i64 0, i64 0), i8* getelementptr inbounds ([46 x i8], [46 x i8]* @gv_1, i64 0, i64 0), i32 40, i8* getelementptr inbounds ([13 x i8], [13 x i8]* @gv_2, i64 0, i64 0))
br label LBL_4
LBL_4:
%11 = call i64 @FUNC(i64 %8)
store i64 %11, i64* %storemerge.reg2mem
br label LBL_5
LBL_5:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64 %0, { 1, 0 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder i8* %arg2, { 1, 0 }
}
|
0
|
CompRealVul
|
qcrypto_hash_bytesv_5115
|
qcrypto_hash_bytesv
|
define i64 @FUNC(i64 %arg1, i64* %arg2, i64 %arg3, i64* %arg4, i64* %arg5, i64* %arg6) local_unnamed_addr {
LBL_0:
%0 = and i64 %arg1, 4294967295
ret i64 %0
}
|
0
|
CompRealVul
|
usb_msd_command_complete_356
|
usb_msd_command_complete
|
define i64 @FUNC(i64* %arg1, i64 %arg2, i64 %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%.pre-phi4.reg2mem = alloca i32*
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg1 to i64
%3 = add i64 %2, 8
%4 = inttoptr i64 %3 to i64*
%5 = load i64, i64* %4, align 8
%6 = inttoptr i64 %5 to i64*
%7 = load i64, i64* %6, align 8
%8 = add i64 %7, 64
%9 = inttoptr i64 %8 to i64*
%10 = load i64, i64* %9, align 8
%11 = trunc i64 %1 to i32
%12 = add i64 %7, 80
%13 = inttoptr i64 %12 to i32*
%14 = load i32, i32* %13, align 4
%15 = icmp eq i32 %14, %11
br i1 %15, label LBL_2, label LBL_1
LBL_1:
%16 = load %_IO_FILE*, %_IO_FILE** @gv_0, align 8
%17 = call i32 (%_IO_FILE*, i8*, ...) @fprintf(%_IO_FILE* %16, i8* getelementptr inbounds ([35 x i8], [35 x i8]* @gv_1, i64 0, i64 0), i32 %11)
br label LBL_2
LBL_2:
%sext2 = mul i64 %arg3, 4294967296
%18 = ashr exact i64 %sext2, 32
%19 = trunc i64 %arg2 to i32
%20 = icmp eq i32 %19, 0
%21 = icmp eq i1 %20, false
br i1 %21, label LBL_15, label LBL_3
LBL_3:
%22 = and i64 %18, 4294967295
%23 = call i32 (i8*, ...) @printf(i8* getelementptr inbounds ([21 x i8], [21 x i8]* @gv_2, i64 0, i64 0), i64 %22)
%24 = add i64 %7, 12
%25 = inttoptr i64 %24 to i32*
%26 = load i32, i32* %25, align 4
%27 = add i64 %7, 32
%28 = inttoptr i64 %27 to i32*
store i32 %26, i32* %28, align 4
%29 = trunc i64 %18 to i32
%30 = icmp eq i32 %29, 0
%31 = icmp eq i1 %30, false
%32 = zext i1 %31 to i32
%33 = add i64 %7, 36
%34 = inttoptr i64 %33 to i32*
store i32 %32, i32* %34, align 4
%35 = load i64, i64* %9, align 8
%36 = icmp eq i64 %35, 0
%37 = load i32, i32* %25, align 4
%38 = icmp eq i32 %37, 0
%39 = icmp eq i1 %38, false
br i1 %36, label LBL_12, label LBL_4
LBL_4:
br i1 %39, label LBL_7, label LBL_5
LBL_5:
%40 = add i64 %7, 8
%41 = inttoptr i64 %40 to i32*
%42 = load i32, i32* %41, align 4
%43 = icmp eq i32 %42, 1
%44 = icmp eq i1 %43, false
store i32* %41, i32** %.pre-phi4.reg2mem
br i1 %44, label LBL_10, label LBL_6
LBL_6:
%45 = call i64 @FUNC(i64 %7, i64 %10)
store i32 3, i32* %41, align 4
br label LBL_11
LBL_7:
%46 = add i64 %7, 16
%47 = inttoptr i64 %46 to i32*
%48 = load i32, i32* %47, align 4
%49 = sub i32 %37, %48
store i32 %49, i32* %25, align 4
%50 = add i64 %7, 8
%51 = inttoptr i64 %50 to i32*
%52 = load i32, i32* %51, align 4
%53 = icmp eq i32 %52, 2
%54 = icmp eq i1 %53, false
br i1 %54, label LBL_9, label LBL_8
LBL_8:
%55 = load i32, i32* %47, align 4
%56 = add i64 %7, 24
%57 = inttoptr i64 %56 to i64*
%58 = load i64, i64* %57, align 8
%59 = inttoptr i64 %58 to i64*
%60 = call i64* @memset(i64* %59, i32 0, i32 %55)
br label LBL_9
LBL_9:
store i32 0, i32* %47, align 4
%.pre = load i32, i32* %25, align 4
%phitmp = icmp eq i32 %.pre, 0
%phitmp3 = icmp eq i1 %phitmp, false
store i32* %51, i32** %.pre-phi4.reg2mem
br i1 %phitmp3, label LBL_11, label LBL_10
LBL_10:
%.pre-phi4.reload = load i32*, i32** %.pre-phi4.reg2mem
store i32 4, i32* %.pre-phi4.reload, align 4
br label LBL_11
LBL_11:
store i64 0, i64* %9, align 8
%61 = add i64 %7, 72
%62 = call i64 @FUNC(i64 %61, i64 %10)
br label LBL_14
LBL_12:
br i1 %39, label LBL_14, label LBL_13
LBL_13:
%63 = add i64 %7, 8
%64 = inttoptr i64 %63 to i32*
store i32 4, i32* %64, align 4
br label LBL_14
LBL_14:
%65 = call i64 @FUNC(i64 %2)
%66 = add i64 %7, 56
%67 = inttoptr i64 %66 to i64*
store i64 0, i64* %67, align 8
store i64 %7, i64* %rax.0.reg2mem
br label LBL_18
LBL_15:
%68 = trunc i64 %18 to i32
%69 = add i64 %7, 40
%70 = inttoptr i64 %69 to i32*
store i32 %68, i32* %70, align 4
%71 = add i64 %7, 48
%72 = inttoptr i64 %71 to i64*
store i64 %2, i64* %72, align 8
%73 = icmp eq i64 %10, 0
store i64 %2, i64* %rax.0.reg2mem
br i1 %73, label LBL_18, label LBL_16
LBL_16:
%74 = call i64 @FUNC(i64 %7)
%75 = add i64 %7, 16
%76 = inttoptr i64 %75 to i32*
%77 = load i32, i32* %76, align 4
%78 = zext i32 %77 to i64
%79 = icmp eq i32 %77, 0
%80 = icmp eq i1 %79, false
store i64 %78, i64* %rax.0.reg2mem
br i1 %80, label LBL_18, label LBL_17
LBL_17:
%81 = inttoptr i64 %10 to i64*
%82 = call i32 (i8*, ...) @printf(i8* getelementptr inbounds ([20 x i8], [20 x i8]* @gv_3, i64 0, i64 0), i64* %81)
store i64 0, i64* %9, align 8
%83 = add i64 %7, 72
%84 = call i64 @FUNC(i64 %83, i64 %10)
store i64 %84, i64* %rax.0.reg2mem
br label LBL_18
LBL_18:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i32* %47, { 1, 0, 2 }
uselistorder i32* %41, { 1, 0, 2 }
uselistorder i1 %39, { 1, 0 }
uselistorder i64 %18, { 1, 0, 2 }
uselistorder i32 %11, { 1, 0 }
uselistorder i64 %10, { 2, 3, 4, 1, 0 }
uselistorder i64* %9, { 2, 0, 1, 3 }
uselistorder i64 %7, { 12, 13, 14, 15, 16, 0, 5, 6, 3, 2, 1, 4, 8, 7, 9, 11, 10, 17, 18 }
uselistorder i64 %2, { 0, 2, 1, 3 }
uselistorder i64* %rax.0.reg2mem, { 0, 2, 3, 4, 1 }
uselistorder i64 (i64, i64)* @usb_packet_complete, { 1, 0 }
uselistorder i32 (i8*, ...)* @printf, { 1, 0 }
uselistorder i1 false, { 1, 0, 3, 4, 2, 5, 6 }
uselistorder i32 0, { 2, 0, 4, 1, 3, 5, 6 }
uselistorder i64 32, { 1, 0 }
uselistorder label LBL_10, { 1, 0 }
uselistorder label LBL_9, { 1, 0 }
}
|
0
|
CompRealVul
|
query_codec_17013
|
query_codec
|
define i64 @FUNC(i64 %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%storemerge.reg2mem = alloca i64
%storemerge34.reg2mem = alloca i32*
%.reg2mem = alloca i32
%0 = trunc i64 %arg1 to i32
%1 = load i32, i32* bitcast (i32** @gv_0 to i32*), align 8
%2 = icmp eq i32 %1, 0
%3 = icmp eq i1 %2, false
store i32 %1, i32* %.reg2mem
store i32* bitcast (i32** @gv_0 to i32*), i32** %storemerge34.reg2mem
store i64 4294967295, i64* %storemerge.reg2mem
br i1 %3, label LBL_1, label LBL_3
LBL_1:
%.reload = load i32, i32* %.reg2mem
%4 = icmp eq i32 %.reload, %0
%5 = icmp eq i1 %4, false
store i64 1095780675, i64* %storemerge.reg2mem
br i1 %5, label LBL_2, label LBL_3
LBL_2:
%storemerge34.reload = load i32*, i32** %storemerge34.reg2mem
%6 = ptrtoint i32* %storemerge34.reload to i64
%7 = add i64 %6, 4
%8 = inttoptr i64 %7 to i32*
%9 = load i32, i32* %8, align 4
%10 = icmp eq i32 %9, 0
%11 = icmp eq i1 %10, false
store i32 %9, i32* %.reg2mem
store i32* %8, i32** %storemerge34.reg2mem
store i64 4294967295, i64* %storemerge.reg2mem
br i1 %11, label LBL_1, label LBL_3
LBL_3:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i32* %.reg2mem, { 2, 0, 1 }
uselistorder i32** %storemerge34.reg2mem, { 2, 0, 1 }
uselistorder i1 false, { 2, 1, 0 }
uselistorder i32 0, { 1, 0 }
uselistorder i32 1, { 2, 1, 0 }
uselistorder label LBL_3, { 1, 0, 2 }
uselistorder label LBL_1, { 1, 0 }
}
|
1
|
CompRealVul
|
vp9_twopass_postencode_update_18724
|
vp9_twopass_postencode_update
|
define i64 @FUNC(i64 %arg1) local_unnamed_addr {
LBL_0:
%rdi = alloca i64, align 8
%0 = add i64 %arg1, 16
%1 = add i64 %arg1, 4
%2 = inttoptr i64 %1 to i32*
%3 = load i32, i32* %2, align 4
%4 = add i64 %arg1, 12
%5 = inttoptr i64 %4 to i32*
%6 = load i32, i32* %5, align 4
%7 = add i64 %arg1, 8
%8 = inttoptr i64 %7 to i32*
%9 = load i32, i32* %8, align 4
%10 = add i32 %6, %3
%11 = sub i32 %10, %9
store i32 %11, i32* %5, align 4
%12 = inttoptr i64 %0 to i32*
%13 = load i32, i32* %12, align 4
%14 = sub i32 %13, %3
%15 = icmp slt i32 %14, 0
%16 = icmp eq i1 %15, false
%17 = select i1 %16, i32 %14, i32 0
store i32 %17, i32* %12, align 4
%18 = bitcast i64* %rdi to i32*
%19 = load i32, i32* %18, align 8
%20 = icmp eq i32 %19, 1
br i1 %20, label LBL_3, label LBL_1
LBL_1:
%21 = call i64 @FUNC(i64 %arg1)
%22 = trunc i64 %21 to i32
%23 = icmp eq i32 %22, 0
%24 = icmp eq i1 %23, false
br i1 %24, label LBL_3, label LBL_2
LBL_2:
%25 = add i64 %arg1, 20
%26 = inttoptr i64 %25 to i32*
%27 = load i32, i32* %26, align 4
%28 = sub i32 %27, %3
store i32 %28, i32* %26, align 4
br label LBL_3
LBL_3:
%29 = add i64 %arg1, 20
%30 = inttoptr i64 %29 to i32*
%31 = load i32, i32* %30, align 4
%32 = icmp slt i32 %31, 0
%33 = icmp eq i1 %32, false
%34 = select i1 %33, i32 %31, i32 0
store i32 %34, i32* %30, align 4
%35 = add i64 %arg1, 24
%36 = inttoptr i64 %35 to i32*
%37 = load i32, i32* %36, align 4
%38 = add i32 %37, 1
store i32 %38, i32* %36, align 4
ret i64 %0
uselistorder i32 %3, { 1, 2, 0 }
uselistorder i64 %arg1, { 0, 1, 2, 3, 6, 5, 4, 7 }
}
|
1
|
CompRealVul
|
acpi_set_pci_info_1691
|
acpi_set_pci_info
|
define i64 @FUNC() local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%sv_0 = alloca i32, align 4
%0 = call i64 @FUNC()
store i32 0, i32* %sv_0, align 4
%1 = icmp eq i64 %0, 0
store i64 0, i64* %rax.0.reg2mem
br i1 %1, label LBL_2, label LBL_1
LBL_1:
%2 = call i64 @FUNC(i64 %0, i64 4198696, i64 0, i32* nonnull %sv_0)
store i64 %2, i64* %rax.0.reg2mem
br label LBL_2
LBL_2:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i32 1, { 2, 1, 0 }
}
|
0
|
CompRealVul
|
gen_logicq_cc_14654
|
gen_logicq_cc
|
define i64 @FUNC() local_unnamed_addr {
LBL_0:
%0 = call i64 @FUNC()
%1 = call i64 @FUNC()
%2 = call i64 @FUNC()
%3 = call i64 @FUNC()
ret i64 %3
}
|
1
|
CompRealVul
|
put_ebml_uint_286
|
put_ebml_uint
|
define i64 @FUNC(i64* %arg1, i64 %arg2, i64 %arg3) local_unnamed_addr {
LBL_0:
%rax.0.lcssa.reg2mem = alloca i64
%storemerge47.reg2mem = alloca i32
%storemerge5.lcssa.reg2mem = alloca i32
%storemerge58.reg2mem = alloca i32
%indvars.iv.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%1 = and i64 %arg2, 4294967295
store i64 1, i64* %indvars.iv.reg2mem
store i32 1, i32* %storemerge58.reg2mem
br label LBL_2
LBL_1:
%storemerge58.reload = load i32, i32* %storemerge58.reg2mem
%indvars.iv.next = add nuw nsw i64 %indvars.iv.reload, 1
%2 = add nuw nsw i32 %storemerge58.reload, 1
%3 = icmp ugt i64 %indvars.iv.reload, 6
store i64 %indvars.iv.next, i64* %indvars.iv.reg2mem
store i32 %2, i32* %storemerge58.reg2mem
store i32 %2, i32* %storemerge5.lcssa.reg2mem
br i1 %3, label LBL_4, label LBL_2
LBL_2:
%indvars.iv.reload = load i64, i64* %indvars.iv.reg2mem
%4 = mul i64 %indvars.iv.reload, 8
%5 = lshr i64 %arg3, %4
%6 = icmp eq i64 %5, 0
%7 = icmp eq i1 %6, false
br i1 %7, label LBL_1, label LBL_3
LBL_3:
%8 = trunc i64 %indvars.iv.reload to i32
store i32 %8, i32* %storemerge5.lcssa.reg2mem
br label LBL_4
LBL_4:
%storemerge5.lcssa.reload = load i32, i32* %storemerge5.lcssa.reg2mem
%9 = call i64 @FUNC(i64 %0, i64 %1)
%10 = zext i32 %storemerge5.lcssa.reload to i64
%11 = call i64 @FUNC(i64 %0, i64 %10, i64 0)
%12 = add i32 %storemerge5.lcssa.reload, -1
%13 = zext i32 %12 to i64
%14 = icmp slt i32 %12, 0
%15 = icmp eq i1 %14, false
store i32 %12, i32* %storemerge47.reg2mem
store i64 %13, i64* %rax.0.lcssa.reg2mem
br i1 %15, label LBL_5, label LBL_6
LBL_5:
%storemerge47.reload = load i32, i32* %storemerge47.reg2mem
%.tr2 = zext i32 %storemerge47.reload to i64
%16 = mul i64 %.tr2, 8
%17 = and i64 %16, 56
%18 = lshr i64 %arg3, %17
%19 = urem i64 %18, 256
%20 = call i64 @FUNC(i64 %0, i64 %19)
%21 = add i32 %storemerge47.reload, -1
%22 = icmp slt i32 %21, 0
%23 = icmp eq i1 %22, false
store i32 %21, i32* %storemerge47.reg2mem
store i64 %20, i64* %rax.0.lcssa.reg2mem
br i1 %23, label LBL_5, label LBL_6
LBL_6:
%rax.0.lcssa.reload = load i64, i64* %rax.0.lcssa.reg2mem
ret i64 %rax.0.lcssa.reload
uselistorder i32 %storemerge5.lcssa.reload, { 1, 0 }
uselistorder i64 %indvars.iv.reload, { 2, 3, 0, 1 }
uselistorder i64 %0, { 0, 2, 1 }
uselistorder i32* %storemerge58.reg2mem, { 1, 0, 2 }
uselistorder i32* %storemerge5.lcssa.reg2mem, { 0, 2, 1 }
uselistorder i32* %storemerge47.reg2mem, { 2, 0, 1 }
uselistorder i32 0, { 1, 0 }
uselistorder i1 false, { 1, 0, 2 }
uselistorder i64 1, { 1, 0 }
uselistorder i64 %arg3, { 1, 0 }
uselistorder label LBL_5, { 1, 0 }
uselistorder label LBL_4, { 1, 0 }
uselistorder label LBL_2, { 1, 0 }
}
|
0
|
CompRealVul
|
acpi_memory_device_remove_17643
|
acpi_memory_device_remove
|
define i64 @FUNC(i64* %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = icmp eq i64* %arg1, null
store i64 4294967274, i64* %rax.0.reg2mem
br i1 %0, label LBL_5, label LBL_1
LBL_1:
%1 = ptrtoint i64* %arg1 to i64
%2 = call i64 @FUNC(i64 %1)
%3 = icmp eq i64 %2, 0
%4 = icmp eq i1 %3, false
store i64 4294967274, i64* %rax.0.reg2mem
br i1 %4, label LBL_2, label LBL_5
LBL_2:
%5 = call i64 @FUNC(i64 %1)
%6 = call i64 @FUNC(i64 %5)
%7 = trunc i64 %6 to i32
%8 = icmp eq i32 %7, 0
br i1 %8, label LBL_4, label LBL_3
LBL_3:
%9 = and i64 %6, 4294967295
store i64 %9, i64* %rax.0.reg2mem
br label LBL_5
LBL_4:
%10 = call i64 @FUNC(i64 %5)
store i64 0, i64* %rax.0.reg2mem
br label LBL_5
LBL_5:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64* %rax.0.reg2mem, { 0, 4, 3, 2, 1 }
uselistorder i32 0, { 1, 0 }
uselistorder i64 (i64)* @acpi_driver_data, { 1, 0 }
uselistorder i64 4294967274, { 1, 0 }
uselistorder i64* %arg1, { 1, 0 }
uselistorder label LBL_5, { 2, 3, 1, 0 }
}
|
1
|
CompRealVul
|
kdc_process_s4u_x509_user_5258
|
kdc_process_s4u_x509_user
|
define i64 @FUNC(i32* %arg1, i32* %arg2, i32* %arg3, i32* %arg4, i64* %arg5, i64* %arg6) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = load i64, i64* %0
%3 = ptrtoint i64* %arg5 to i64
%sv_0 = alloca i32, align 4
%4 = trunc i64 %2 to i32
store i32 %4, i32* %sv_0, align 4
%5 = call i64 @FUNC(i32* nonnull %sv_0, i64 %3)
%6 = trunc i64 %5 to i32
%7 = icmp eq i32 %6, 0
br i1 %7, label LBL_2, label LBL_1
LBL_1:
store i64 ptrtoint ([24 x i8]* @gv_0 to i64), i64* %arg6, align 8
%8 = and i64 %5, 4294967295
store i64 %8, i64* %rax.0.reg2mem
br label LBL_7
LBL_2:
%9 = trunc i64 %1 to i32
%10 = icmp eq i32* %arg3, null
%storemerge.in = select i1 %10, i32* %arg4, i32* %arg3
%storemerge = ptrtoint i32* %storemerge.in to i64
%11 = call i64 @FUNC(i64 %storemerge, i32* nonnull %sv_0, i32 %9, i64 %3)
%12 = trunc i64 %11 to i32
%13 = icmp eq i32 %12, 0
br i1 %13, label LBL_4, label LBL_3
LBL_3:
store i64 ptrtoint ([26 x i8]* @gv_1 to i64), i64* %arg6, align 8
%14 = call i64 @FUNC(i64 %3)
store i64 0, i64* %arg5, align 8
%15 = and i64 %11, 4294967295
store i64 %15, i64* %rax.0.reg2mem
br label LBL_7
LBL_4:
%16 = call i64 @FUNC(i64 %3)
%17 = trunc i64 %16 to i32
%18 = icmp eq i32 %17, 0
br i1 %18, label LBL_6, label LBL_5
LBL_5:
%19 = add i64 %3, 8
%20 = inttoptr i64 %19 to i32*
%21 = load i32, i32* %20, align 4
%22 = icmp eq i32 %21, 0
store i64 0, i64* %rax.0.reg2mem
br i1 %22, label LBL_7, label LBL_6
LBL_6:
store i64 ptrtoint ([25 x i8]* @gv_2 to i64), i64* %arg6, align 8
%23 = call i64 @FUNC(i64 %3)
store i64 0, i64* %arg5, align 8
store i64 1, i64* %rax.0.reg2mem
br label LBL_7
LBL_7:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %3, { 2, 1, 3, 0, 4, 5 }
uselistorder i64* %rax.0.reg2mem, { 0, 4, 1, 3, 2 }
uselistorder i64* %0, { 1, 0 }
uselistorder i64 (i64)* @krb5_free_pa_s4u_x509_user, { 1, 0 }
uselistorder i32* %arg3, { 1, 0 }
uselistorder label LBL_7, { 1, 0, 2, 3 }
}
|
0
|
CompRealVul
|
ntlm_read_message_fields_12815
|
ntlm_read_message_fields
|
define i64 @FUNC(i64* %arg1, i64* %arg2) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg1 to i64
%3 = call i64 @FUNC(i64 %2)
%4 = icmp ult i64 %3, 8
store i64 4294967295, i64* %storemerge.reg2mem
br i1 %4, label LBL_2, label LBL_1
LBL_1:
%5 = ptrtoint i64* %arg2 to i64
%6 = urem i64 %1, 65536
%7 = call i64 @FUNC(i64 %2, i64 %6)
%8 = add i64 %5, 2
%9 = inttoptr i64 %8 to i16*
%10 = load i16, i16* %9, align 2
%11 = zext i16 %10 to i64
%12 = call i64 @FUNC(i64 %2, i64 %11)
%13 = add i64 %5, 4
%14 = inttoptr i64 %13 to i32*
%15 = load i32, i32* %14, align 4
%16 = zext i32 %15 to i64
%17 = call i64 @FUNC(i64 %2, i64 %16)
store i64 1, i64* %storemerge.reg2mem
br label LBL_2
LBL_2:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder i64 (i64, i64)* @Stream_Read_UINT16, { 1, 0 }
uselistorder label LBL_2, { 1, 0 }
}
|
1
|
CompRealVul
|
qxl_spice_monitors_config_async_16748
|
qxl_spice_monitors_config_async
|
define i64 @FUNC(i64* %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg1 to i64
%3 = trunc i64 %arg2 to i32
%4 = and i64 %1, 4294967295
%5 = call i64 @FUNC(i64 %4)
%6 = icmp eq i32 %3, 0
br i1 %6, label LBL_2, label LBL_1
LBL_1:
%7 = call i64 @FUNC(i64 1, i64 0)
%8 = add i64 %2, 16
%9 = inttoptr i64 %8 to i64*
%10 = load i64, i64* %9, align 8
%11 = add i64 %2, 8
%12 = call i64 @FUNC(i64 %11, i64 %10, i64 0, i64 %7)
store i64 %12, i64* %storemerge.reg2mem
br label LBL_5
LBL_2:
%13 = add i64 %2, 32
%14 = inttoptr i64 %13 to i32*
%15 = load i32, i32* %14, align 4
%16 = icmp eq i32 %15, 0
%.pre = add i64 %2, 8
br i1 %16, label LBL_4, label LBL_3
LBL_3:
%17 = zext i32 %15 to i64
%18 = call i64 @FUNC(i64 %.pre, i64 %17)
br label LBL_4
LBL_4:
%19 = add i64 %2, 24
%20 = inttoptr i64 %19 to i64*
%21 = load i64, i64* %20, align 8
%22 = inttoptr i64 %21 to i64*
%23 = load i64, i64* %22, align 8
%24 = add i64 %2, 16
%25 = inttoptr i64 %24 to i64*
store i64 %23, i64* %25, align 8
%26 = call i64 @FUNC(i64 2, i64 3)
%27 = load i64, i64* %20, align 8
%28 = inttoptr i64 %27 to i64*
%29 = load i64, i64* %28, align 8
%30 = call i64 @FUNC(i64 %.pre, i64 %29, i64 0, i64 %26)
store i64 %30, i64* %storemerge.reg2mem
br label LBL_5
LBL_5:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64 %2, { 4, 3, 0, 5, 2, 1 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder i64 32, { 1, 0 }
uselistorder i64 (i64, i64, i64, i64)* @spice_qxl_monitors_config_async, { 1, 0 }
uselistorder i64 (i64, i64)* @qxl_cookie_new, { 1, 0 }
uselistorder label LBL_4, { 1, 0 }
}
|
1
|
CompRealVul
|
do_rt_sigreturn_2796
|
do_rt_sigreturn
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge.reg2mem = alloca i64
%1 = ptrtoint i64* %arg1 to i64
%sv_0 = alloca i64, align 8
%sv_1 = alloca i64, align 8
%2 = load i64, i64* %0
%3 = add i64 %1, 120
%4 = inttoptr i64 %3 to i64*
%5 = load i64, i64* %4, align 8
%6 = call i64 @FUNC(i64 0, i64 %2, i64 %5, i64 1)
%7 = trunc i64 %6 to i32
%8 = icmp eq i32 %7, 0
br i1 %8, label LBL_3, label LBL_1
LBL_1:
%9 = call i64 @FUNC(i64* nonnull %sv_1, i64 %2)
%10 = call i64 @FUNC(i64 2, i64* nonnull %sv_1, i64 0)
%11 = add i64 %2, 128
%12 = call i64 @FUNC(i64 %1, i64 %11, i64* nonnull %sv_0)
%13 = call i64 @FUNC(i64 %1)
%14 = add i64 %5, 128
%15 = call i64 @FUNC(i64 %14, i64 0, i64 %13)
%16 = trunc i64 %15 to i32
%17 = icmp eq i32 %16, -14
br i1 %17, label LBL_3, label LBL_2
LBL_2:
%18 = call i64 @FUNC(i64 %2, i64 %5, i64 0)
%19 = load i64, i64* %sv_0, align 8
store i64 %19, i64* %storemerge.reg2mem
br label LBL_4
LBL_3:
%20 = call i64 @FUNC(i64 %2, i64 %5, i64 0)
%21 = call i64 @FUNC(i64 11)
store i64 0, i64* %storemerge.reg2mem
br label LBL_4
LBL_4:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64 %5, { 2, 0, 1, 3 }
uselistorder i64* %sv_0, { 1, 0 }
uselistorder i64 %1, { 1, 0, 2 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder i64 (i64, i64, i64)* @unlock_user_struct, { 1, 0 }
uselistorder i64 1, { 1, 0 }
}
|
0
|
CompRealVul
|
lzw_add_to_dict_12713
|
lzw_add_to_dict
|
define i64 @FUNC(i64* %arg1, i64 %arg2, i8 %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg1 to i64
%3 = trunc i64 %1 to i32
%4 = icmp ult i32 %3, 4096
br i1 %4, label LBL_2, label LBL_1
LBL_1:
%5 = add i64 %2, 8
%6 = inttoptr i64 %5 to i32*
store i32 0, i32* %6, align 4
store i64 0, i64* %storemerge.reg2mem
br label LBL_5
LBL_2:
%sext = mul i64 %arg2, 4294967296
%7 = ashr exact i64 %sext, 32
%8 = add i32 %3, 1
%9 = bitcast i64* %arg1 to i32*
store i32 %8, i32* %9, align 4
%10 = and i64 %1, 4294967295
%11 = mul nuw nsw i64 %10, 12
%12 = add i64 %11, %2
%13 = add i64 %12, 12
%14 = trunc i64 %7 to i16
%15 = inttoptr i64 %13 to i16*
store i16 %14, i16* %15, align 2
%16 = and i64 %7, 4294967295
%17 = mul nuw nsw i64 %16, 12
%18 = add i64 %17, %2
%19 = add i64 %18, 16
%20 = inttoptr i64 %19 to i32*
%21 = load i32, i32* %20, align 4
%22 = add i32 %21, 1
%23 = add i64 %12, 16
%24 = inttoptr i64 %23 to i32*
store i32 %22, i32* %24, align 4
%25 = add i64 %18, 20
%26 = inttoptr i64 %25 to i8*
%27 = load i8, i8* %26, align 1
%28 = add i64 %12, 20
%29 = inttoptr i64 %28 to i8*
store i8 %27, i8* %29, align 1
%30 = add i64 %12, 21
%31 = inttoptr i64 %30 to i8*
store i8 %arg3, i8* %31, align 1
%32 = add i64 %2, 4
%33 = inttoptr i64 %32 to i32*
%34 = load i32, i32* %33, align 4
%35 = zext i32 %34 to i64
%36 = mul i64 %35, 4
%37 = add i64 %36, ptrtoint (i32** @gv_0 to i64)
%38 = inttoptr i64 %37 to i32*
%39 = load i32, i32* %38, align 4
%40 = icmp eq i32 %39, %3
%41 = icmp ult i32 %34, 12
%or.cond = icmp eq i1 %41, %40
br i1 %or.cond, label LBL_3, label LBL_4
LBL_3:
%42 = add i32 %34, 1
store i32 %42, i32* %33, align 4
br label LBL_4
LBL_4:
%43 = add i64 %2, 8
%44 = inttoptr i64 %43 to i32*
store i32 %3, i32* %44, align 4
store i64 1, i64* %storemerge.reg2mem
br label LBL_5
LBL_5:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i32 %34, { 1, 0, 2 }
uselistorder i32 %3, { 3, 0, 2, 1 }
uselistorder i64 %2, { 3, 4, 0, 1, 2 }
uselistorder i64 %1, { 1, 0 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder i64 12, { 0, 2, 1 }
uselistorder label LBL_4, { 1, 0 }
}
|
1
|
CompRealVul
|
php_stream_temp_cast_6401
|
php_stream_temp_cast
|
define i64 @FUNC(i64* %arg1, i64 %arg2, i64* %arg3) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%rdi.02.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%sv_0 = alloca i64, align 8
%1 = icmp eq i64* %arg1, null
%2 = icmp eq i1 %1, false
store i64 %0, i64* %rdi.02.reg2mem
br i1 %2, label LBL_2, label LBL_1
LBL_1:
call void @__assert_fail(i8* getelementptr inbounds ([11 x i8], [11 x i8]* @gv_0, i64 0, i64 0), i8* getelementptr inbounds ([54 x i8], [54 x i8]* @gv_1, i64 0, i64 0), i32 62, i8* getelementptr inbounds ([21 x i8], [21 x i8]* @gv_2, i64 0, i64 0))
store i64 ptrtoint ([11 x i8]* @gv_0 to i64), i64* %rdi.02.reg2mem
br label LBL_2
LBL_2:
%3 = ptrtoint i64* %arg3 to i64
%sext = mul i64 %arg2, 4294967296
%4 = ashr exact i64 %sext, 32
%rdi.02.reload = load i64, i64* %rdi.02.reg2mem
%5 = call i64 @FUNC(i64 %rdi.02.reload, i64 2)
%6 = trunc i64 %5 to i32
%7 = icmp eq i32 %6, 0
br i1 %7, label LBL_4, label LBL_3
LBL_3:
%8 = trunc i64 %4 to i32
%9 = call i64 @FUNC(i64 %rdi.02.reload, i32 %8, i64 %3, i64 0)
store i64 %9, i64* %rax.0.reg2mem
br label LBL_7
LBL_4:
%10 = icmp eq i64* %arg3, null
%11 = icmp eq i1 %10, false
br i1 %11, label LBL_6, label LBL_5
LBL_5:
%12 = trunc i64 %4 to i32
%13 = icmp eq i32 %12, 1
%14 = icmp eq i1 %13, false
%spec.select = select i1 %14, i64 4294967295, i64 0
ret i64 %spec.select
LBL_6:
%15 = call i64 @FUNC(i64 %rdi.02.reload, i64* nonnull %sv_0)
%16 = call i64 @FUNC()
%17 = load i64, i64* %sv_0, align 8
%18 = call i64 @FUNC(i64 %16, i64 %15, i64 %17)
%19 = call i64 @FUNC(i64 %16)
%20 = call i64 @FUNC(i64 %16, i64 3)
store i64 %16, i64* %arg1, align 8
%21 = call i64 @FUNC(i64 %0, i64 %16)
%22 = call i64 @FUNC(i64 %0, i64 %19, i64 0)
%23 = trunc i64 %4 to i32
%24 = call i64 @FUNC(i64 %0, i32 %23, i64 %3, i64 1)
store i64 %24, i64* %rax.0.reg2mem
br label LBL_7
LBL_7:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %rdi.02.reload, { 1, 2, 0 }
uselistorder i64 %4, { 2, 1, 0 }
uselistorder i64 %3, { 1, 0 }
uselistorder i64* %sv_0, { 1, 0 }
uselistorder i64 %0, { 3, 2, 1, 0 }
uselistorder i64* %rdi.02.reg2mem, { 0, 2, 1 }
uselistorder i64* %rax.0.reg2mem, { 0, 2, 1 }
uselistorder i64 (i64, i32, i64, i64)* @php_stream_cast, { 1, 0 }
uselistorder [11 x i8]* @gv_0, { 1, 0 }
uselistorder label LBL_2, { 1, 0 }
}
|
0
|
CompRealVul
|
ff_vdpau_mpeg_end_frame_14471
|
ff_vdpau_mpeg_end_frame
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = ptrtoint i64* %arg1 to i64
%1 = add i64 %0, 8
%2 = inttoptr i64 %1 to i64*
%3 = load i64, i64* %2, align 8
%4 = inttoptr i64 %3 to i64*
%5 = load i64, i64* %4, align 8
%6 = inttoptr i64 %5 to i64*
%7 = load i64, i64* %6, align 8
%8 = add i64 %5, 8
%9 = call i64 @FUNC(i64 %8)
%10 = add i64 %3, 8
%11 = inttoptr i64 %10 to i64*
%12 = load i64, i64* %11, align 8
%13 = add i64 %12, 16
%14 = inttoptr i64 %13 to i32*
%15 = load i32, i32* %14, align 4
%16 = call i64 @FUNC(i64 %3, i64 0, i32 %15)
%17 = add i64 %7, 16
%18 = call i64 @FUNC(i64 %17)
ret i64 0
}
|
1
|
CompRealVul
|
snd_pcm_period_elapsed_11045
|
snd_pcm_period_elapsed
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%1 = ptrtoint i64* %arg1 to i64
%2 = load i64, i64* %0
%3 = call i64 @FUNC(i64 %1)
%4 = trunc i64 %3 to i32
%5 = icmp eq i32 %4, 0
%6 = icmp eq i1 %5, false
store i64 %3, i64* %rax.0.reg2mem
br i1 %6, label LBL_6, label LBL_1
LBL_1:
%7 = call i64 @FUNC(i64 %1, i64 %2)
%8 = call i64 @FUNC(i64 %1)
%9 = trunc i64 %8 to i32
%10 = icmp eq i32 %9, 0
br i1 %10, label LBL_5, label LBL_2
LBL_2:
%11 = call i64 @FUNC(i64 %1, i64 1)
%12 = trunc i64 %11 to i32
%13 = icmp slt i32 %12, 0
br i1 %13, label LBL_5, label LBL_3
LBL_3:
%14 = add i64 %1, 8
%15 = inttoptr i64 %14 to i32*
%16 = load i32, i32* %15, align 4
%17 = icmp eq i32 %16, 0
br i1 %17, label LBL_5, label LBL_4
LBL_4:
%18 = add i64 %1, 16
%19 = inttoptr i64 %18 to i64*
%20 = load i64, i64* %19, align 8
%21 = call i64 @FUNC(i64 %20, i64 1)
br label LBL_5
LBL_5:
%22 = call i64 @FUNC(i64 %1, i64 %2)
%23 = call i64 @FUNC(i64 %1, i64 29, i64 1)
store i64 %23, i64* %rax.0.reg2mem
br label LBL_6
LBL_6:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %1, { 3, 4, 1, 0, 2, 6, 5, 7 }
uselistorder i64 1, { 1, 2, 3, 0 }
uselistorder label LBL_6, { 1, 0 }
uselistorder label LBL_5, { 3, 0, 2, 1 }
}
|
1
|
CompRealVul
|
gf_media_change_pl_19263
|
gf_media_change_pl
|
define i64 @FUNC(i64 %arg1, i64 %arg2, i64 %arg3, i64 %arg4, i64 %arg5) local_unnamed_addr {
LBL_0:
%storemerge.reg2mem = alloca i64
%indvars.iv.reg2mem = alloca i64
%0 = and i64 %arg2, 4294967295
%1 = call i64 @FUNC(i64 %arg1, i64 %0, i64 1)
%2 = trunc i64 %1 to i32
%3 = add i32 %2, -1
%4 = icmp ult i32 %3, 4
store i64 0, i64* %storemerge.reg2mem
br i1 %4, label LBL_1, label LBL_15
LBL_1:
%sext = mul i64 %arg2, 4294967296
%5 = ashr exact i64 %sext, 32
%6 = and i64 %5, 4294967295
%7 = call i64 @FUNC(i64 %arg1, i64 %6, i64 1)
%8 = trunc i64 %arg5 to i32
%9 = icmp eq i32 %8, 0
br i1 %9, label LBL_3, label LBL_2
LBL_2:
%10 = inttoptr i64 %7 to i32*
store i32 %8, i32* %10, align 4
br label LBL_3
LBL_3:
%11 = trunc i64 %arg4 to i32
%12 = icmp eq i32 %11, 0
br i1 %12, label LBL_5, label LBL_4
LBL_4:
%13 = add i64 %7, 4
%14 = inttoptr i64 %13 to i32*
store i32 %11, i32* %14, align 4
br label LBL_5
LBL_5:
%15 = trunc i64 %arg3 to i32
%16 = icmp eq i32 %15, 0
br i1 %16, label LBL_7, label LBL_6
LBL_6:
%17 = add i64 %7, 8
%18 = inttoptr i64 %17 to i32*
store i32 %15, i32* %18, align 4
br label LBL_7
LBL_7:
%19 = add i64 %7, 16
%20 = inttoptr i64 %19 to i64*
%21 = load i64, i64* %20, align 8
%22 = call i64 @FUNC(i64 %21)
%23 = trunc i64 %22 to i32
%24 = icmp eq i32 %23, 0
br i1 %24, label LBL_14, label LBL_8
LBL_8:
%wide.trip.count = and i64 %22, 4294967295
store i64 0, i64* %indvars.iv.reg2mem
br label LBL_9
LBL_9:
%indvars.iv.reload = load i64, i64* %indvars.iv.reg2mem
%25 = load i64, i64* %20, align 8
%26 = call i64 @FUNC(i64 %25, i64 %indvars.iv.reload)
br i1 %16, label LBL_11, label LBL_10
LBL_10:
%27 = add i64 %26, 4
%28 = inttoptr i64 %27 to i32*
store i32 %15, i32* %28, align 4
br label LBL_11
LBL_11:
br i1 %9, label LBL_13, label LBL_12
LBL_12:
%29 = add i64 %26, 12
%30 = inttoptr i64 %29 to i32*
store i32 %8, i32* %30, align 4
br label LBL_13
LBL_13:
%indvars.iv.next = add nuw nsw i64 %indvars.iv.reload, 1
%exitcond = icmp eq i64 %indvars.iv.next, %wide.trip.count
store i64 %indvars.iv.next, i64* %indvars.iv.reg2mem
br i1 %exitcond, label LBL_14, label LBL_9
LBL_14:
%31 = trunc i64 %5 to i32
%32 = call i64 @FUNC(i64 %arg1, i32 %31, i64 1, i64 %7)
%33 = call i64 @FUNC(i64 %7)
%34 = and i64 %32, 4294967295
store i64 %34, i64* %storemerge.reg2mem
br label LBL_15
LBL_15:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64* %indvars.iv.reg2mem, { 2, 0, 1 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder i64 1, { 2, 1, 3, 4, 0 }
uselistorder i32 1, { 1, 0 }
uselistorder label LBL_15, { 1, 0 }
uselistorder label LBL_9, { 1, 0 }
}
|
1
|
CompRealVul
|
__oom_reap_task_mm_11847
|
__oom_reap_task_mm
|
define i64 @FUNC(i32* %arg1, i64* %arg2) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge4.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg2 to i64
%sv_0 = alloca i8, align 1
store i8 1, i8* %sv_0, align 1
%3 = call i64 @FUNC(i64* nonnull @gv_0)
%4 = add i64 %2, 16
%5 = call i64 @FUNC(i64 %4)
%6 = trunc i64 %5 to i8
%7 = icmp eq i8 %6, 1
br i1 %7, label LBL_2, label LBL_1
LBL_1:
store i8 0, i8* %sv_0, align 1
%8 = and i64 %1, 4294967295
%9 = call i64 @FUNC(i64 %8)
br label LBL_13
LBL_2:
%10 = call i64 @FUNC(i64 %2)
%11 = trunc i64 %10 to i8
%12 = icmp eq i8 %11, 0
br i1 %12, label LBL_4, label LBL_3
LBL_3:
%13 = call i64 @FUNC(i64 %4)
%14 = call i64 @FUNC(i64 100)
br label LBL_13
LBL_4:
%15 = call i64 @FUNC(i64 0, i64 %2)
%16 = trunc i64 %15 to i8
%17 = icmp eq i8 %16, 0
br i1 %17, label LBL_6, label LBL_5
LBL_5:
%18 = call i64 @FUNC(i64 %4)
%19 = and i64 %1, 4294967295
%20 = call i64 @FUNC(i64 %19)
br label LBL_13
LBL_6:
%21 = and i64 %1, 4294967295
%22 = call i64 @FUNC(i64 %21)
%23 = call i64 @FUNC(i64 1, i64 %2)
%24 = call i64 @FUNC(i8* nonnull %sv_0, i64 %2, i64 0, i64 4294967295)
%25 = add i64 %2, 8
%storemerge.in2 = inttoptr i64 %25 to i64*
%storemerge3 = load i64, i64* %storemerge.in2, align 8
%26 = icmp eq i64 %storemerge3, 0
%27 = icmp eq i1 %26, false
store i64 %storemerge3, i64* %storemerge4.reg2mem
br i1 %27, label LBL_7, label LBL_12
LBL_7:
%storemerge4.reload = load i64, i64* %storemerge4.reg2mem
%28 = call i64 @FUNC(i64 %storemerge4.reload)
%29 = trunc i64 %28 to i8
%30 = icmp eq i8 %29, 1
%31 = icmp eq i1 %30, false
br i1 %31, label LBL_11, label LBL_8
LBL_8:
%32 = call i64 @FUNC(i64 %storemerge4.reload)
%33 = trunc i64 %32 to i8
%34 = icmp eq i8 %33, 0
%35 = icmp eq i1 %34, false
br i1 %35, label LBL_10, label LBL_9
LBL_9:
%36 = add i64 %storemerge4.reload, 24
%37 = inttoptr i64 %36 to i32*
%38 = load i32, i32* %37, align 4
%39 = and i32 %38, 2
%40 = icmp eq i32 %39, 0
%41 = icmp eq i1 %40, false
br i1 %41, label LBL_11, label LBL_10
LBL_10:
%42 = add i64 %storemerge4.reload, 16
%43 = inttoptr i64 %42 to i64*
%44 = load i64, i64* %43, align 8
%45 = add i64 %storemerge4.reload, 8
%46 = inttoptr i64 %45 to i64*
%47 = load i64, i64* %46, align 8
%48 = call i64 @FUNC(i8* nonnull %sv_0, i64 %storemerge4.reload, i64 %47, i64 %44, i64 0)
br label LBL_11
LBL_11:
%storemerge.in = inttoptr i64 %storemerge4.reload to i64*
%storemerge = load i64, i64* %storemerge.in, align 8
%49 = icmp eq i64 %storemerge, 0
%50 = icmp eq i1 %49, false
store i64 %storemerge, i64* %storemerge4.reg2mem
br i1 %50, label LBL_7, label LBL_12
LBL_12:
%51 = call i64 @FUNC(i8* nonnull %sv_0, i64 0, i64 4294967295)
%52 = call i64 @FUNC(i64 %2, i64 2)
%53 = call i64 @FUNC(i64 %2, i64 1)
%54 = call i64 @FUNC(i64 %2, i64 0)
%55 = ptrtoint i32* %arg1 to i64
%56 = add i64 %55, 4
%57 = call i64 @FUNC(i64 %55)
%58 = and i64 %52, 4294967295
%59 = and i64 %53, 4294967295
%60 = and i64 %54, 4294967295
%61 = and i64 %57, 4294967295
%62 = call i64 @FUNC(i8* getelementptr inbounds ([89 x i8], [89 x i8]* @gv_1, i64 0, i64 0), i64 %61, i64 %56, i64 %60, i64 %59, i64 %58)
%63 = call i64 @FUNC(i64 %4)
%64 = call i64 @FUNC(i64 %21)
br label LBL_13
LBL_13:
%65 = call i64 @FUNC(i64* nonnull @gv_0)
%66 = load i8, i8* %sv_0, align 1
%67 = zext i8 %66 to i64
ret i64 %67
uselistorder i64 %storemerge4.reload, { 6, 2, 1, 5, 0, 3, 4 }
uselistorder i64 %21, { 1, 0 }
uselistorder i64 %4, { 2, 1, 0, 3 }
uselistorder i8* %sv_0, { 3, 0, 1, 2, 4, 5 }
uselistorder i64 %2, { 2, 1, 0, 5, 4, 3, 6, 7, 8 }
uselistorder i64 %1, { 2, 1, 0 }
uselistorder i64* %storemerge4.reg2mem, { 2, 0, 1 }
uselistorder i64 (i64, i64)* @get_mm_counter, { 2, 1, 0 }
uselistorder i1 false, { 4, 1, 2, 3, 0, 5 }
uselistorder i64 1, { 2, 3, 0, 1 }
uselistorder i64 (i64)* @up_read, { 2, 1, 0 }
uselistorder i64 (i64)* @trace_skip_task_reaping, { 1, 0 }
uselistorder i64 4294967295, { 4, 5, 6, 7, 8, 9, 0, 1, 2, 3 }
uselistorder i8 0, { 1, 2, 3, 0, 4 }
uselistorder label LBL_11, { 1, 2, 0 }
uselistorder label LBL_7, { 1, 0 }
}
|
1
|
CompRealVul
|
f2fs_set_node_page_dirty_9545
|
f2fs_set_node_page_dirty
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%storemerge.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%1 = call i64 @FUNC(i64 %0, i64 0)
%2 = call i64 @FUNC(i64 %0)
%3 = trunc i64 %2 to i32
%4 = icmp eq i32 %3, 0
%5 = icmp eq i1 %4, false
br i1 %5, label LBL_2, label LBL_1
LBL_1:
%6 = call i64 @FUNC(i64 %0)
br label LBL_2
LBL_2:
%7 = call i64 @FUNC(i64 %0)
%8 = trunc i64 %7 to i32
%9 = icmp eq i32 %8, 0
%10 = icmp eq i1 %9, false
store i64 0, i64* %storemerge.reg2mem
br i1 %10, label LBL_4, label LBL_3
LBL_3:
%11 = call i64 @FUNC(i64 %0)
%12 = call i64 @FUNC(i64 %0)
%13 = call i64 @FUNC(i64 %12, i64 1)
%14 = call i64 @FUNC(i64 %0)
%15 = call i64 @FUNC(i64 %0)
store i64 1, i64* %storemerge.reg2mem
br label LBL_4
LBL_4:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64 %0, { 4, 3, 2, 1, 5, 0, 6, 7 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder label LBL_4, { 1, 0 }
}
|
0
|
CompRealVul
|
transport_accept_nla_11386
|
transport_accept_nla
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%.reg2mem = alloca i64
%rdi.0.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%1 = icmp eq i64* %arg1, null
%2 = icmp eq i1 %1, false
store i64 %0, i64* %rdi.0.reg2mem
br i1 %2, label LBL_2, label LBL_1
LBL_1:
%3 = add i64 %0, 40
%4 = inttoptr i64 %3 to i64*
%5 = load i64, i64* %4, align 8
%6 = call i64 @FUNC(i64 %5)
store i64 %6, i64* %arg1, align 8
store i64 %5, i64* %rdi.0.reg2mem
br label LBL_2
LBL_2:
%rdi.0.reload = load i64, i64* %rdi.0.reg2mem
%7 = add i64 %0, 8
%8 = inttoptr i64 %7 to i64*
%9 = load i64, i64* %8, align 8
%10 = icmp eq i64 %9, 0
%11 = icmp eq i1 %10, false
br i1 %11, label LBL_4, label LBL_3
LBL_3:
store i64 %rdi.0.reload, i64* %8, align 8
br label LBL_4
LBL_4:
%12 = add i64 %0, 16
%13 = inttoptr i64 %12 to i32*
store i32 1, i32* %13, align 4
%14 = add i64 %0, 24
%15 = inttoptr i64 %14 to i64*
%16 = load i64, i64* %15, align 8
%17 = inttoptr i64 %16 to i32*
%18 = load i32, i32* %17, align 4
%19 = inttoptr i64 %rdi.0.reload to i32*
store i32 %18, i32* %19, align 4
%20 = add i64 %0, 40
%21 = inttoptr i64 %20 to i64*
%22 = load i64, i64* %21, align 8
%23 = add i64 %22, 8
%24 = inttoptr i64 %23 to i64*
%25 = load i64, i64* %24, align 8
%26 = inttoptr i64 %22 to i64*
%27 = load i64, i64* %26, align 8
%28 = call i64 @FUNC(i64 %rdi.0.reload, i64 %27, i64 %25)
%29 = trunc i64 %28 to i32
%30 = icmp eq i32 %29, 1
store i64 0, i64* %rax.0.reg2mem
br i1 %30, label LBL_5, label LBL_10
LBL_5:
%31 = load i64, i64* %21, align 8
%32 = add i64 %31, 16
%33 = inttoptr i64 %32 to i32*
%34 = load i32, i32* %33, align 4
%35 = icmp eq i32 %34, 1
store i64 1, i64* %rax.0.reg2mem
br i1 %35, label LBL_6, label LBL_10
LBL_6:
%36 = add i64 %0, 32
%37 = inttoptr i64 %36 to i64*
%38 = load i64, i64* %37, align 8
%39 = icmp eq i64 %38, 0
%40 = icmp eq i1 %39, false
store i64 %38, i64* %.reg2mem
br i1 %40, label LBL_8, label LBL_7
LBL_7:
%41 = inttoptr i64 %31 to i64*
%42 = load i64, i64* %41, align 8
%43 = call i64 @FUNC(i64 %42, i64 %0, i64 %31)
store i64 %43, i64* %37, align 8
store i64 %43, i64* %.reg2mem
br label LBL_8
LBL_8:
%.reload = load i64, i64* %.reg2mem
%44 = call i64 @FUNC(i64 %.reload)
%45 = trunc i64 %44 to i32
%46 = icmp slt i32 %45, 0
%47 = icmp eq i1 %46, false
store i64 1, i64* %rax.0.reg2mem
br i1 %47, label LBL_10, label LBL_9
LBL_9:
%48 = load %_IO_FILE*, %_IO_FILE** @gv_0, align 8
%49 = call i32 @fwrite(i64* bitcast ([31 x i8]* @gv_1 to i64*), i32 1, i32 30, %_IO_FILE* %48)
%50 = load i64, i64* %37, align 8
%51 = call i64 @FUNC(i64 %50)
store i64 0, i64* %rax.0.reg2mem
br label LBL_10
LBL_10:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %rdi.0.reload, { 1, 0, 2 }
uselistorder i64 %0, { 2, 1, 3, 4, 5, 6, 7, 0 }
uselistorder i64* %.reg2mem, { 0, 2, 1 }
uselistorder i64* %rax.0.reg2mem, { 0, 4, 1, 2, 3 }
uselistorder label LBL_10, { 3, 0, 1, 2 }
}
|
1
|
CompRealVul
|
cancel_channel_subscription_4133
|
cancel_channel_subscription
|
define i64 @FUNC(i64* %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%storemerge.reg2mem = alloca i64
%rdi.0.reg2mem = alloca i64
%sv_0.0.reg2mem = alloca i32
%sv_1.0.reg2mem = alloca i64
%sv_1.14.reg2mem = alloca i64
%sv_0.15.reg2mem = alloca i32
%rdi.16.reg2mem = alloca i64
%storemerge37.reg2mem = alloca i64
%0 = icmp eq i64* %arg1, null
%1 = icmp eq i1 %0, false
store i64 4294967295, i64* %storemerge.reg2mem
br i1 %1, label LBL_1, label LBL_12
LBL_1:
%2 = ptrtoint i64* %arg1 to i64
%3 = add i64 %2, 8
%4 = inttoptr i64 %3 to i64*
%5 = load i64, i64* %4, align 8
%6 = icmp eq i64 %5, 0
%7 = icmp eq i1 %6, false
br i1 %7, label LBL_2, label LBL_10
LBL_2:
%8 = trunc i64 %arg2 to i32
store i64 %5, i64* %storemerge37.reg2mem
store i64 %2, i64* %rdi.16.reg2mem
store i32 0, i32* %sv_0.15.reg2mem
store i64 0, i64* %sv_1.14.reg2mem
br label LBL_3
LBL_3:
%sv_0.15.reload = load i32, i32* %sv_0.15.reg2mem
%rdi.16.reload = load i64, i64* %rdi.16.reg2mem
%storemerge37.reload = load i64, i64* %storemerge37.reg2mem
%9 = inttoptr i64 %storemerge37.reload to i64*
%10 = load i64, i64* %9, align 8
%11 = add i64 %storemerge37.reload, 8
%12 = inttoptr i64 %11 to i64*
%13 = load i64, i64* %12, align 8
%14 = inttoptr i64 %10 to i32*
%15 = load i32, i32* %14, align 4
%16 = icmp eq i32 %15, %8
%17 = icmp eq i1 %16, false
store i64 %storemerge37.reload, i64* %sv_1.0.reg2mem
store i32 %sv_0.15.reload, i32* %sv_0.0.reg2mem
store i64 %rdi.16.reload, i64* %rdi.0.reg2mem
br i1 %17, label LBL_7, label LBL_4
LBL_4:
%sv_1.14.reload = load i64, i64* %sv_1.14.reg2mem
%18 = add i32 %sv_0.15.reload, 1
call void @free(i64* %9)
%19 = inttoptr i64 %10 to i64*
call void @free(i64* %19)
%20 = icmp eq i64 %sv_1.14.reload, 0
br i1 %20, label LBL_6, label LBL_5
LBL_5:
%21 = add i64 %sv_1.14.reload, 8
%22 = inttoptr i64 %21 to i64*
store i64 %13, i64* %22, align 8
store i64 %sv_1.14.reload, i64* %sv_1.0.reg2mem
store i32 %18, i32* %sv_0.0.reg2mem
store i64 %10, i64* %rdi.0.reg2mem
br label LBL_7
LBL_6:
store i64 %13, i64* %4, align 8
store i64 0, i64* %sv_1.0.reg2mem
store i32 %18, i32* %sv_0.0.reg2mem
store i64 %10, i64* %rdi.0.reg2mem
br label LBL_7
LBL_7:
%rdi.0.reload = load i64, i64* %rdi.0.reg2mem
%sv_0.0.reload = load i32, i32* %sv_0.0.reg2mem
%sv_1.0.reload = load i64, i64* %sv_1.0.reg2mem
%23 = icmp eq i64 %13, 0
%24 = icmp eq i1 %23, false
store i64 %13, i64* %storemerge37.reg2mem
store i64 %rdi.0.reload, i64* %rdi.16.reg2mem
store i32 %sv_0.0.reload, i32* %sv_0.15.reg2mem
store i64 %sv_1.0.reload, i64* %sv_1.14.reg2mem
br i1 %24, label LBL_3, label LBL_8
LBL_8:
%25 = icmp eq i32 %sv_0.0.reload, 0
br i1 %25, label LBL_10, label LBL_9
LBL_9:
%26 = icmp eq i32 %sv_0.0.reload, 1
%27 = icmp eq i1 %26, false
%. = select i1 %27, i64 ptrtoint (i64* @gv_0 to i64), i64 ptrtoint (i64* @gv_1 to i64)
%28 = zext i32 %sv_0.0.reload to i64
%29 = call i64 @FUNC(i64 1, i64 1, i8* getelementptr inbounds ([58 x i8], [58 x i8]* @gv_2, i64 0, i64 0), i64 %28, i64 %., i64 %rdi.0.reload)
br label LBL_10
LBL_10:
%30 = load i64, i64* %4, align 8
%31 = icmp eq i64 %30, 0
%32 = icmp eq i1 %31, false
store i64 0, i64* %storemerge.reg2mem
br i1 %32, label LBL_12, label LBL_11
LBL_11:
%33 = call i64 @FUNC(i64 %2)
store i64 0, i64* %storemerge.reg2mem
br label LBL_12
LBL_12:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i32 %18, { 1, 0 }
uselistorder i64 %sv_1.14.reload, { 0, 2, 1 }
uselistorder i64 %13, { 0, 1, 3, 2 }
uselistorder i64 %10, { 1, 0, 2, 3 }
uselistorder i64 %storemerge37.reload, { 0, 2, 1 }
uselistorder i32 %sv_0.15.reload, { 1, 0 }
uselistorder i64 %2, { 1, 0, 2 }
uselistorder i64* %storemerge37.reg2mem, { 1, 0, 2 }
uselistorder i64* %rdi.16.reg2mem, { 1, 0, 2 }
uselistorder i32* %sv_0.15.reg2mem, { 1, 0, 2 }
uselistorder i64* %sv_1.14.reg2mem, { 1, 0, 2 }
uselistorder i64* %sv_1.0.reg2mem, { 0, 3, 2, 1 }
uselistorder i32* %sv_0.0.reg2mem, { 0, 3, 2, 1 }
uselistorder i64* %rdi.0.reg2mem, { 0, 3, 2, 1 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1, 3 }
uselistorder i64 1, { 1, 0 }
uselistorder void (i64*)* @free, { 1, 0 }
uselistorder i32 0, { 1, 0 }
uselistorder i1 false, { 1, 3, 4, 2, 0, 5 }
uselistorder i64* %arg1, { 1, 0 }
uselistorder label LBL_12, { 1, 0, 2 }
uselistorder label LBL_10, { 1, 2, 0 }
uselistorder label LBL_7, { 1, 2, 0 }
uselistorder label LBL_3, { 1, 0 }
}
|
0
|
CompRealVul
|
pop_sync_mailbox_11362
|
pop_sync_mailbox
|
define i64 @FUNC(i64* %arg1, i64* %arg2) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%sv_0.2.reg2mem = alloca i32
%sv_0.12.reg2mem = alloca i32
%sv_1.03.reg2mem = alloca i32
%sv_2.14.reg2mem = alloca i32
%sv_2.0.reg2mem = alloca i32
%sv_0.0.reg2mem = alloca i32
%.pre-phi12.reg2mem = alloca i32*
%rdi = alloca i64, align 8
%0 = ptrtoint i64* %arg1 to i64
%sv_3 = alloca i64, align 8
%1 = add i64 %0, 32
%2 = inttoptr i64 %1 to i64*
%3 = load i64, i64* %2, align 8
%4 = inttoptr i64 %3 to i32*
store i32 0, i32* %4, align 4
%5 = add i64 %0, 4
%6 = inttoptr i64 %5 to i32*
%7 = add i64 %0, 24
%8 = inttoptr i64 %7 to i64*
%9 = bitcast i64* %rdi to i32*
%10 = add i64 %0, 16
%11 = inttoptr i64 %10 to i64*
%12 = add i64 %0, 8
%13 = inttoptr i64 %12 to i32*
%14 = bitcast i64* %sv_3 to i8*
%15 = add i64 %3, 24
%16 = inttoptr i64 %15 to i64*
br label LBL_1
LBL_1:
%17 = call i64 @FUNC(i64 %0)
%18 = trunc i64 %17 to i32
%19 = icmp slt i32 %18, 0
%20 = icmp eq i1 %19, false
store i64 4294967295, i64* %rax.0.reg2mem
br i1 %20, label LBL_2, label LBL_19
LBL_2:
%21 = load i32, i32* %6, align 4
%22 = load i32, i32* inttoptr (i64 4210748 to i32*), align 4
%23 = call i64 @FUNC(i8* getelementptr inbounds ([28 x i8], [28 x i8]* @globalFUNCvarFUNC402010, i64 0, i64 0))
%24 = zext i32 %21 to i64
%25 = zext i32 %22 to i64
%26 = call i64 @FUNC(i64* nonnull %sv_3, i64 %23, i64 1, i64 %25, i64 %24)
%27 = load i64, i64* %8, align 8
%28 = call i64 @FUNC(i64 %3, i64 %27)
%sext = mul i64 %28, 4294967296
%29 = ashr exact i64 %sext, 32
%.pre = load i32, i32* %9, align 8
%30 = zext i32 %.pre to i64
store i32 0, i32* %sv_2.14.reg2mem
store i32 0, i32* %sv_1.03.reg2mem
store i32 0, i32* %sv_0.12.reg2mem
br label LBL_13
LBL_3:
%sv_0.12.reload = load i32, i32* %sv_0.12.reg2mem
%sv_2.14.reload = load i32, i32* %sv_2.14.reg2mem
%31 = load i64, i64* %11, align 8
%32 = mul i64 %109, 8
%33 = add i64 %31, %32
%34 = inttoptr i64 %33 to i64*
%35 = load i64, i64* %34, align 8
%36 = inttoptr i64 %35 to i32*
%37 = load i32, i32* %36, align 4
%38 = icmp eq i32 %37, 0
store i32 %sv_0.12.reload, i32* %sv_0.0.reg2mem
store i32 %sv_2.14.reload, i32* %sv_2.0.reg2mem
br i1 %38, label LBL_9, label LBL_4
LBL_4:
%39 = add i64 %35, 4
%40 = inttoptr i64 %39 to i32*
%41 = load i32, i32* %40, align 4
%42 = icmp eq i32 %41, -1
store i32 %sv_0.12.reload, i32* %sv_0.0.reg2mem
store i32 %sv_2.14.reload, i32* %sv_2.0.reg2mem
br i1 %42, label LBL_9, label LBL_5
LBL_5:
%43 = add i32 %sv_2.14.reload, 1
%44 = load i32, i32* %13, align 4
%45 = icmp eq i32 %44, 0
%46 = icmp eq i1 %45, false
store i32* %40, i32** %.pre-phi12.reg2mem
br i1 %46, label LBL_7, label LBL_6
LBL_6:
%47 = zext i32 %43 to i64
%48 = call i64 @FUNC(i64* nonnull %sv_3, i64 %47, i64 4294967295)
%.pre5 = load i64, i64* %11, align 8
%.pre6 = add i64 %.pre5, %32
%.pre7 = inttoptr i64 %.pre6 to i64*
%.pre9 = load i64, i64* %.pre7, align 8
%.pre10 = add i64 %.pre9, 4
%.pre11 = inttoptr i64 %.pre10 to i32*
store i32* %.pre11, i32** %.pre-phi12.reg2mem
br label LBL_7
LBL_7:
%.pre-phi12.reload = load i32*, i32** %.pre-phi12.reg2mem
%49 = load i32, i32* %.pre-phi12.reload, align 4
%50 = zext i32 %49 to i64
%51 = call i32 (i8*, i32, i8*, ...) @snprintf(i8* nonnull %14, i32 1024, i8* getelementptr inbounds ([10 x i8], [10 x i8]* @gv_0, i64 0, i64 0), i64 %50)
%52 = call i64 @FUNC(i64 %3, i64* nonnull %sv_3, i64 1024)
%53 = trunc i64 %52 to i32
%54 = icmp eq i32 %53, 0
%55 = icmp eq i1 %54, false
store i32 %53, i32* %sv_0.0.reg2mem
store i32 %43, i32* %sv_2.0.reg2mem
br i1 %55, label LBL_9, label LBL_8
LBL_8:
%56 = load i64, i64* %11, align 8
%57 = add i64 %56, %32
%58 = inttoptr i64 %57 to i64*
%59 = load i64, i64* %58, align 8
%60 = add i64 %59, 16
%61 = inttoptr i64 %60 to i64*
%62 = load i64, i64* %61, align 8
%63 = load i64, i64* %16, align 8
%64 = call i64 @FUNC(i64 %63, i64 %62)
%65 = load i64, i64* %11, align 8
%66 = add i64 %65, %32
%67 = inttoptr i64 %66 to i64*
%68 = load i64, i64* %67, align 8
%69 = add i64 %68, 16
%70 = inttoptr i64 %69 to i64*
%71 = load i64, i64* %70, align 8
%72 = inttoptr i64 %71 to i8*
%73 = call i32 @strlen(i8* %72)
%74 = sext i32 %73 to i64
%75 = load i64, i64* %11, align 8
%76 = add i64 %75, %32
%77 = inttoptr i64 %76 to i64*
%78 = load i64, i64* %77, align 8
%79 = add i64 %78, 16
%80 = inttoptr i64 %79 to i64*
%81 = load i64, i64* %80, align 8
%82 = call i64 @FUNC(i64 %29, i64 %81, i64 %74)
store i32 %53, i32* %sv_0.0.reg2mem
store i32 %43, i32* %sv_2.0.reg2mem
br label LBL_9
LBL_9:
%sv_2.0.reload = load i32, i32* %sv_2.0.reg2mem
%sv_0.0.reload = load i32, i32* %sv_0.0.reg2mem
%83 = load i64, i64* %11, align 8
%84 = add i64 %83, %32
%85 = inttoptr i64 %84 to i64*
%86 = load i64, i64* %85, align 8
%87 = add i64 %86, 8
%88 = inttoptr i64 %87 to i32*
%89 = load i32, i32* %88, align 4
%90 = icmp eq i32 %89, 0
br i1 %90, label LBL_11, label LBL_10
LBL_10:
%91 = add i64 %86, 16
%92 = inttoptr i64 %91 to i64*
%93 = load i64, i64* %92, align 8
%94 = inttoptr i64 %93 to i8*
%95 = call i32 @strlen(i8* %94)
%96 = sext i32 %95 to i64
%97 = load i64, i64* %11, align 8
%98 = add i64 %97, %32
%99 = inttoptr i64 %98 to i64*
%100 = load i64, i64* %99, align 8
%101 = add i64 %100, 16
%102 = inttoptr i64 %101 to i64*
%103 = load i64, i64* %102, align 8
%104 = call i64 @FUNC(i64 %29, i64 %103, i64 %96, i64 %86, i64 0)
br label LBL_11
LBL_11:
%105 = add i32 %sv_1.03.reload, 1
%106 = icmp eq i32 %sv_0.0.reload, 0
%107 = icmp eq i1 %106, false
store i32 %sv_2.0.reload, i32* %sv_2.14.reg2mem
store i32 %105, i32* %sv_1.03.reg2mem
store i32 %sv_0.0.reload, i32* %sv_0.12.reg2mem
br i1 %107, label LBL_12, label LBL_13
LBL_12:
%108 = call i64 @FUNC(i64 %29)
store i32 %sv_0.0.reload, i32* %sv_0.2.reg2mem
br label LBL_15
LBL_13:
%sv_1.03.reload = load i32, i32* %sv_1.03.reg2mem
%109 = sext i32 %sv_1.03.reload to i64
%110 = icmp slt i64 %109, %30
br i1 %110, label LBL_3, label LBL_14
LBL_14:
%111 = call i64 @FUNC(i64 %29)
%112 = call i64 @FUNC(i64* nonnull %sv_3, i8* getelementptr inbounds ([7 x i8], [7 x i8]* @gv_1, i64 0, i64 0), i64 1024)
%113 = call i64 @FUNC(i64 %3, i64* nonnull %sv_3, i64 1024)
%114 = trunc i64 %113 to i32
store i32 %114, i32* %sv_0.2.reg2mem
br label LBL_15
LBL_15:
%sv_0.2.reload = load i32, i32* %sv_0.2.reg2mem
%115 = icmp eq i32 %sv_0.2.reload, 0
%116 = icmp eq i1 %115, false
br i1 %116, label LBL_17, label LBL_16
LBL_16:
%117 = add i64 %3, 4
%118 = inttoptr i64 %117 to i32*
store i32 1, i32* %118, align 4
%119 = call i64 @FUNC(i64 %3)
%120 = add i64 %3, 8
%121 = inttoptr i64 %120 to i32*
store i32 0, i32* %121, align 4
store i64 0, i64* %rax.0.reg2mem
br label LBL_19
LBL_17:
%122 = icmp eq i32 %sv_0.2.reload, -2
%123 = icmp eq i1 %122, false
br i1 %123, label LBL_1, label LBL_18
LBL_18:
%124 = add i64 %3, 16
%125 = inttoptr i64 %124 to i64*
%126 = load i64, i64* %125, align 8
%127 = call i64 @FUNC(i8* getelementptr inbounds ([3 x i8], [3 x i8]* @gv_2, i64 0, i64 0), i64 %126)
store i64 4294967295, i64* %rax.0.reg2mem
br label LBL_19
LBL_19:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %109, { 1, 0 }
uselistorder i32 %sv_1.03.reload, { 1, 0 }
uselistorder i64 %86, { 1, 0, 2 }
uselistorder i64 %32, { 6, 5, 4, 3, 2, 1, 0 }
uselistorder i32 %sv_2.14.reload, { 0, 2, 1 }
uselistorder i32 %sv_0.12.reload, { 1, 0 }
uselistorder i64 %29, { 3, 0, 2, 1 }
uselistorder i64* %11, { 4, 5, 1, 2, 3, 0, 6 }
uselistorder i64 %3, { 6, 4, 3, 5, 2, 1, 7, 0, 8 }
uselistorder i64* %sv_3, { 0, 1, 2, 4, 5, 3 }
uselistorder i64 %0, { 4, 0, 1, 2, 3, 5 }
uselistorder i32** %.pre-phi12.reg2mem, { 0, 2, 1 }
uselistorder i32* %sv_2.14.reg2mem, { 1, 0, 2 }
uselistorder i32* %sv_0.12.reg2mem, { 1, 0, 2 }
uselistorder i32* %sv_0.2.reg2mem, { 0, 2, 1 }
uselistorder i64* %rax.0.reg2mem, { 0, 3, 2, 1 }
uselistorder i64 (i64)* @mutt_hcache_close, { 1, 0 }
uselistorder i32 (i8*)* @strlen, { 1, 0 }
uselistorder i64 0, { 6, 7, 0, 8, 9, 12, 4, 5, 10, 11, 1, 2, 3, 13 }
uselistorder i64 4294967295, { 1, 2, 0 }
uselistorder i1 false, { 0, 1, 4, 2, 3, 5 }
uselistorder i64 8, { 1, 2, 0, 3 }
uselistorder i64 4, { 1, 0, 2, 3 }
uselistorder i32 0, { 3, 4, 9, 5, 6, 7, 8, 0, 1, 2, 10, 11 }
uselistorder label LBL_19, { 1, 2, 0 }
uselistorder label LBL_15, { 1, 0 }
uselistorder label LBL_13, { 1, 0 }
}
|
1
|
CompRealVul
|
sanitize_cookie_path_19033
|
sanitize_cookie_path
|
define i64 @FUNC(i64 %arg1) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%.pre-phi.reg2mem = alloca i64
%0 = inttoptr i64 %arg1 to i8*
%1 = call i8* @strdup(i8* %0)
%2 = icmp eq i8* %1, null
%3 = icmp eq i1 %2, false
store i64 0, i64* %rax.0.reg2mem
br i1 %3, label LBL_1, label LBL_11
LBL_1:
%4 = load i8, i8* %1, align 1
%5 = icmp eq i8 %4, 34
%6 = icmp eq i1 %5, false
br i1 %6, label LBL_1.LBL_4_crit_edge, label LBL_3
LBL_2:
%.pre = ptrtoint i8* %1 to i64
store i64 %.pre, i64* %.pre-phi.reg2mem
br label LBL_4
LBL_3:
%7 = call i32 @strlen(i8* nonnull %1)
%8 = ptrtoint i8* %1 to i64
%9 = add i64 %8, 1
%10 = bitcast i8* %1 to i64*
%11 = inttoptr i64 %9 to i64*
%12 = call i64* @memmove(i64* %10, i64* %11, i32 %7)
store i64 %8, i64* %.pre-phi.reg2mem
br label LBL_4
LBL_4:
%.pre-phi.reload = load i64, i64* %.pre-phi.reg2mem
%13 = call i32 @strlen(i8* nonnull %1)
%14 = sext i32 %13 to i64
%15 = add i64 %.pre-phi.reload, -1
%16 = add i64 %15, %14
%17 = inttoptr i64 %16 to i8*
%18 = load i8, i8* %17, align 1
%19 = icmp eq i8 %18, 34
%20 = icmp eq i1 %19, false
br i1 %20, label LBL_6, label LBL_5
LBL_5:
%21 = call i32 @strlen(i8* nonnull %1)
%22 = sext i32 %21 to i64
%23 = add i64 %15, %22
%24 = inttoptr i64 %23 to i8*
store i8 0, i8* %24, align 1
br label LBL_6
LBL_6:
%25 = load i8, i8* %1, align 1
%26 = icmp eq i8 %25, 47
br i1 %26, label LBL_8, label LBL_7
LBL_7:
%27 = bitcast i8* %1 to i64*
call void @free(i64* %27)
%28 = call i8* @strdup(i8* getelementptr inbounds ([2 x i8], [2 x i8]* @gv_0, i64 0, i64 0))
%29 = ptrtoint i8* %28 to i64
store i64 %29, i64* %rax.0.reg2mem
br label LBL_11
LBL_8:
%30 = call i32 @strlen(i8* nonnull %1)
%31 = icmp ult i32 %30, 2
store i64 %.pre-phi.reload, i64* %rax.0.reg2mem
br i1 %31, label LBL_11, label LBL_9
LBL_9:
%32 = sext i32 %30 to i64
%33 = add i64 %15, %32
%34 = inttoptr i64 %33 to i8*
%35 = load i8, i8* %34, align 1
%36 = icmp eq i8 %35, 47
%37 = icmp eq i1 %36, false
store i64 %.pre-phi.reload, i64* %rax.0.reg2mem
br i1 %37, label LBL_11, label LBL_10
LBL_10:
store i8 0, i8* %34, align 1
store i64 %.pre-phi.reload, i64* %rax.0.reg2mem
br label LBL_11
LBL_11:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i32 %30, { 1, 0 }
uselistorder i64 %.pre-phi.reload, { 2, 1, 0, 3 }
uselistorder i8* %1, { 4, 3, 2, 1, 5, 8, 7, 6, 0, 9, 10 }
uselistorder i64* %rax.0.reg2mem, { 0, 3, 2, 1, 5, 4 }
uselistorder i32 (i8*)* @strlen, { 3, 2, 1, 0 }
uselistorder i32 1, { 1, 0 }
uselistorder label LBL_11, { 2, 1, 0, 4, 3 }
uselistorder label LBL_4, { 1, 0 }
}
|
1
|
CompRealVul
|
save_bt_to_dump_dir_12720
|
save_bt_to_dump_dir
|
define i64 @FUNC(i64 %arg1, i64 %arg2, i64 %arg3) local_unnamed_addr {
LBL_0:
%sv_0.0.reg2mem = alloca i8*
%sv_1.0.reg2mem = alloca i64
%sv_2 = alloca i64, align 8
%sv_3 = alloca i64, align 8
%0 = call i32 @time(i32* null)
%1 = sext i32 %0 to i64
store i64 %1, i64* %sv_3, align 8
%2 = call i64 @FUNC(i64* nonnull %sv_3)
%3 = load i32, i32* @gv_0, align 4
%4 = urem i32 %3, 2
%5 = icmp eq i32 %4, 0
%6 = icmp eq i1 %5, false
store i64 4294967295, i64* %sv_1.0.reg2mem
br i1 %6, label LBL_2, label LBL_1
LBL_1:
%7 = call i32 @geteuid()
%phitmp = zext i32 %7 to i64
store i64 %phitmp, i64* %sv_1.0.reg2mem
br label LBL_2
LBL_2:
%8 = inttoptr i64 %2 to i8*
%sv_1.0.reload = load i64, i64* %sv_1.0.reg2mem
%9 = call i32 @getpid()
%10 = load i32, i32* @gv_1, align 4
%11 = bitcast i64* %sv_2 to i8*
%12 = call i32 (i8*, i8*, ...) @sprintf(i8* nonnull %11, i8* getelementptr inbounds ([15 x i8], [15 x i8]* @gv_2, i64 0, i64 0), i8* %8, i32 %9, i32 %10)
%13 = load [11 x i8]*, [11 x i8]** @gv_3, align 8
%14 = ptrtoint [11 x i8]* %13 to i64
%15 = call i64 @FUNC(i64 %14, i64* nonnull %sv_2)
%16 = call i64 @FUNC(i64 %15, i64 %sv_1.0.reload, i32 493)
%17 = icmp eq i64 %16, 0
br i1 %17, label LBL_6, label LBL_3
LBL_3:
%18 = inttoptr i64 %arg2 to i8*
%19 = call i64 @FUNC(i64 %16, i64 %sv_1.0.reload, i64 0)
%20 = call i64 @FUNC(i64 %16, i8* getelementptr inbounds ([17 x i8], [17 x i8]* @gv_4, i64 0, i64 0), i8* getelementptr inbounds ([4 x i8], [4 x i8]* @gv_5, i64 0, i64 0))
%21 = call i64 @FUNC(i64 %16, i8* getelementptr inbounds ([13 x i8], [13 x i8]* @gv_6, i64 0, i64 0), i8* getelementptr inbounds ([5 x i8], [5 x i8]* @gv_7, i64 0, i64 0))
%22 = call i64 @FUNC(i64 %16, i8* getelementptr inbounds ([9 x i8], [9 x i8]* @gv_8, i64 0, i64 0), i8* getelementptr inbounds ([5 x i8], [5 x i8]* @gv_7, i64 0, i64 0))
%23 = inttoptr i64 %arg3 to i8*
%24 = call i64 @FUNC(i64 %16, i8* getelementptr inbounds ([11 x i8], [11 x i8]* @gv_9, i64 0, i64 0), i8* %23)
%25 = inttoptr i64 %arg1 to i8*
%26 = call i64 @FUNC(i64 %16, i8* getelementptr inbounds ([14 x i8], [14 x i8]* @gv_10, i64 0, i64 0), i8* %25)
%27 = icmp eq i64 %arg2, 0
%28 = icmp eq i1 %27, false
store i8* %18, i8** %sv_0.0.reg2mem
br i1 %28, label LBL_5, label LBL_4
LBL_4:
%29 = call i32 @access(i8* getelementptr inbounds ([14 x i8], [14 x i8]* @gv_11, i64 0, i64 0), i32 1)
%30 = icmp eq i32 %29, 0
%31 = icmp eq i1 %30, false
%spec.select = select i1 %31, i8* getelementptr inbounds ([11 x i8], [11 x i8]* @gv_12, i64 0, i64 0), i8* getelementptr inbounds ([14 x i8], [14 x i8]* @gv_11, i64 0, i64 0)
store i8* %spec.select, i8** %sv_0.0.reg2mem
br label LBL_5
LBL_5:
%sv_0.0.reload = load i8*, i8** %sv_0.0.reg2mem
%32 = call i64 @FUNC(i64 %16, i8* getelementptr inbounds ([15 x i8], [15 x i8]* @gv_13, i64 0, i64 0), i8* %sv_0.0.reload)
%33 = call i64 @FUNC(i64 %16)
%34 = call i64 @FUNC(i64 %15)
br label LBL_6
LBL_6:
%35 = inttoptr i64 %15 to i64*
call void @free(i64* %35)
ret i64 ptrtoint (i32* @0 to i64)
uselistorder i64 %16, { 1, 0, 3, 2, 7, 6, 5, 4, 8 }
uselistorder i64 %15, { 1, 0, 2 }
uselistorder void (i64*)* @free, { 1, 0 }
uselistorder i64 (i64, i8*, i8*)* @dd_save_text, { 5, 4, 3, 2, 1, 0 }
uselistorder i32 (i8*, i8*, ...)* @sprintf, { 1, 0 }
uselistorder i32 0, { 3, 4, 0, 1, 2 }
uselistorder i32 1, { 5, 7, 6, 4, 3, 2, 1, 0 }
}
|
1
|
CompRealVul
|
tls_curve_allowed_9608
|
tls_curve_allowed
|
define i64 @FUNC(i64* %arg1, i16* %arg2, i32 %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = trunc i64 %1 to i8
%3 = icmp eq i8 %2, 0
store i64 1, i64* %rax.0.reg2mem
br i1 %3, label LBL_1, label LBL_3
LBL_1:
%4 = ptrtoint i16* %arg2 to i64
%5 = add i64 %4, 1
%6 = inttoptr i64 %5 to i8*
%7 = load i8, i8* %6, align 1
%.off = add i8 %7, -1
%8 = icmp ult i8 %.off, 3
store i64 0, i64* %rax.0.reg2mem
br i1 %8, label LBL_2, label LBL_3
LBL_2:
%9 = ptrtoint i64* %arg1 to i64
%10 = zext i8 %7 to i64
%11 = mul nuw nsw i64 %10, 12
%12 = add i64 %11, add (i64 ptrtoint (i64* @gv_0 to i64), i64 -4)
%13 = inttoptr i64 %12 to i32*
%14 = load i32, i32* %13, align 4
%15 = add i64 %11, add (i64 ptrtoint (i64* @gv_0 to i64), i64 -8)
%16 = inttoptr i64 %15 to i32*
%17 = load i32, i32* %16, align 4
%18 = call i64 @FUNC(i64 %9, i32 %arg3, i32 %17, i32 %14, i64 %4)
store i64 %18, i64* %rax.0.reg2mem
br label LBL_3
LBL_3:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i8 %7, { 1, 0 }
uselistorder i64* %rax.0.reg2mem, { 0, 3, 1, 2 }
uselistorder i64 1, { 2, 0, 1 }
uselistorder label LBL_3, { 2, 0, 1 }
}
|
0
|
CompRealVul
|
s_mp_mul_digs_6068
|
s_mp_mul_digs
|
define i64 @FUNC(i32* %arg1, i32* %arg2, i64* %arg3, i64 %arg4) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%sv_0.0.lcssa.reg2mem = alloca i32*
%storemerge9.lcssa.reg2mem = alloca i32
%sv_1.0.lcssa.reg2mem = alloca i32
%sv_1.011.reg2mem = alloca i64
%sv_0.0.in12.reg2mem = alloca i64
%sv_2.0.in13.reg2mem = alloca i64
%storemerge914.reg2mem = alloca i32
%sv_0.015.reg2mem = alloca i32*
%indvars.iv.reg2mem = alloca i64
%.reg2mem = alloca i32
%1 = load i64, i64* %0
%rsi = alloca i64, align 8
%2 = load i64, i64* %0
%3 = load i64, i64* %0
%sv_3 = alloca i64, align 8
%4 = trunc i64 %arg4 to i32
%5 = icmp slt i32 %4, 0
%6 = icmp eq i1 %5, false
store i64 4294967295, i64* %rax.0.reg2mem
br i1 %6, label LBL_1, label LBL_17
LBL_1:
%7 = ptrtoint i64* %arg3 to i64
%sext = mul i64 %arg4, 4294967296
%8 = ashr exact i64 %sext, 32
%9 = trunc i64 %2 to i32
%10 = trunc i64 %1 to i32
%11 = trunc i64 %8 to i32
%12 = icmp eq i32 %11, 0
%13 = icmp slt i32 %11, 0
%14 = icmp eq i1 %13, false
%15 = icmp eq i1 %12, false
%16 = icmp eq i1 %14, %15
br i1 %16, label LBL_4, label LBL_2
LBL_2:
%17 = sub i32 %9, %10
%18 = xor i64 %2, %1
%19 = trunc i64 %18 to i32
%20 = xor i32 %17, %9
%21 = and i32 %20, %19
%22 = icmp slt i32 %21, 0
%23 = icmp eq i32 %17, 0
%24 = icmp slt i32 %17, 0
%25 = icmp ne i1 %24, %22
%26 = or i1 %23, %25
%27 = select i1 %26, i32 %9, i32 %10
%28 = icmp eq i32 %27, 0
%29 = icmp slt i32 %27, 0
%30 = icmp eq i1 %29, false
%31 = icmp eq i1 %28, false
%32 = icmp eq i1 %30, %31
br i1 %32, label LBL_4, label LBL_3
LBL_3:
%33 = ptrtoint i32* %arg2 to i64
%34 = ptrtoint i32* %arg1 to i64
%35 = call i64 @FUNC(i64 %34, i64 %33, i64 %7, i32 %11)
store i64 %35, i64* %rax.0.reg2mem
br label LBL_17
LBL_4:
%36 = and i64 %8, 4294967295
%37 = call i64 @FUNC(i64* nonnull %sv_3, i64 %36)
%38 = trunc i64 %37 to i32
%39 = icmp eq i32 %38, 0
br i1 %39, label LBL_6, label LBL_5
LBL_5:
%40 = and i64 %37, 4294967295
store i64 %40, i64* %rax.0.reg2mem
br label LBL_17
LBL_6:
store i64 %8, i64* %sv_3, align 8
%41 = icmp sgt i32 %10, 0
br i1 %41, label LBL_7, label LBL_16
LBL_7:
%42 = bitcast i64* %rsi to i32*
%43 = ptrtoint i32* %arg1 to i64
%44 = add i64 %43, 8
%45 = inttoptr i64 %44 to i64*
%46 = ptrtoint i32* %arg2 to i64
%47 = add i64 %46, 8
%48 = inttoptr i64 %47 to i64*
%wide.trip.count = and i64 %1, 4294967295
store i32 %9, i32* %.reg2mem
store i64 0, i64* %indvars.iv.reg2mem
br label LBL_8
LBL_8:
%indvars.iv.reload = load i64, i64* %indvars.iv.reg2mem
%.reload = load i32, i32* %.reg2mem
%49 = trunc i64 %indvars.iv.reload to i32
%50 = sub i32 %11, %49
%51 = sub i32 %50, %.reload
%52 = xor i32 %50, %.reload
%53 = xor i32 %51, %50
%54 = and i32 %53, %52
%55 = icmp slt i32 %54, 0
%56 = icmp eq i32 %51, 0
%57 = icmp slt i32 %51, 0
%58 = icmp ne i1 %57, %55
%59 = or i1 %56, %58
%60 = select i1 %59, i32 %50, i32 %.reload
%61 = load i64, i64* %45, align 8
%62 = mul i64 %indvars.iv.reload, 4
%63 = add i64 %61, %62
%64 = inttoptr i64 %63 to i32*
%65 = load i32, i32* %64, align 4
%66 = add i64 %62, %3
%sv_0.010 = inttoptr i64 %66 to i32*
%67 = icmp sgt i32 %60, 0
store i32 0, i32* %sv_1.0.lcssa.reg2mem
store i32 0, i32* %storemerge9.lcssa.reg2mem
store i32* %sv_0.010, i32** %sv_0.0.lcssa.reg2mem
br i1 %67, label LBL_9, label LBL_12
LBL_9:
%68 = zext i32 %65 to i64
%69 = load i64, i64* %48, align 8
store i32* %sv_0.010, i32** %sv_0.015.reg2mem
store i32 0, i32* %storemerge914.reg2mem
store i64 %69, i64* %sv_2.0.in13.reg2mem
store i64 %66, i64* %sv_0.0.in12.reg2mem
store i64 0, i64* %sv_1.011.reg2mem
br label LBL_10
LBL_10:
%sv_1.011.reload = load i64, i64* %sv_1.011.reg2mem
%sv_0.0.in12.reload = load i64, i64* %sv_0.0.in12.reg2mem
%sv_2.0.in13.reload = load i64, i64* %sv_2.0.in13.reg2mem
%storemerge914.reload = load i32, i32* %storemerge914.reg2mem
%sv_0.015.reload = load i32*, i32** %sv_0.015.reg2mem
%sv_2.0 = inttoptr i64 %sv_2.0.in13.reload to i32*
%70 = load i32, i32* %sv_0.015.reload, align 4
%71 = zext i32 %70 to i64
%72 = add i64 %sv_2.0.in13.reload, 4
%73 = load i32, i32* %sv_2.0, align 4
%74 = zext i32 %73 to i64
%75 = mul nuw i64 %74, %68
%76 = add nuw nsw i64 %sv_1.011.reload, %71
%77 = add i64 %76, %75
%78 = add i64 %sv_0.0.in12.reload, 4
%79 = trunc i64 %77 to i32
store i32 %79, i32* %sv_0.015.reload, align 4
%80 = udiv i64 %77, 4294967296
%81 = add nuw nsw i32 %storemerge914.reload, 1
%sv_0.0 = inttoptr i64 %78 to i32*
%exitcond = icmp eq i32 %81, %60
store i32* %sv_0.0, i32** %sv_0.015.reg2mem
store i32 %81, i32* %storemerge914.reg2mem
store i64 %72, i64* %sv_2.0.in13.reg2mem
store i64 %78, i64* %sv_0.0.in12.reg2mem
store i64 %80, i64* %sv_1.011.reg2mem
br i1 %exitcond, label LBL_11, label LBL_10
LBL_11:
%82 = trunc i64 %80 to i32
store i32 %82, i32* %sv_1.0.lcssa.reg2mem
store i32 %60, i32* %storemerge9.lcssa.reg2mem
store i32* %sv_0.0, i32** %sv_0.0.lcssa.reg2mem
br label LBL_12
LBL_12:
%storemerge9.lcssa.reload = load i32, i32* %storemerge9.lcssa.reg2mem
%83 = add i32 %storemerge9.lcssa.reload, %49
%84 = zext i32 %83 to i64
%85 = icmp sgt i64 %8, %84
br i1 %85, label LBL_13, label LBL_14
LBL_13:
%sv_0.0.lcssa.reload = load i32*, i32** %sv_0.0.lcssa.reg2mem
%sv_1.0.lcssa.reload = load i32, i32* %sv_1.0.lcssa.reg2mem
store i32 %sv_1.0.lcssa.reload, i32* %sv_0.0.lcssa.reload, align 4
br label LBL_14
LBL_14:
%indvars.iv.next = add nuw nsw i64 %indvars.iv.reload, 1
%exitcond22 = icmp eq i64 %indvars.iv.next, %wide.trip.count
br i1 %exitcond22, label LBL_16, label LBL_14.LBL_8_crit_edge
LBL_15:
%.pre = load i32, i32* %42, align 8
store i32 %.pre, i32* %.reg2mem
store i64 %indvars.iv.next, i64* %indvars.iv.reg2mem
br label LBL_8
LBL_16:
%86 = call i64 @FUNC(i64* nonnull %sv_3)
%87 = call i64 @FUNC(i64* nonnull %sv_3, i64 %7)
%88 = call i64 @FUNC(i64* nonnull %sv_3)
store i64 0, i64* %rax.0.reg2mem
br label LBL_17
LBL_17:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %80, { 1, 0 }
uselistorder i32* %sv_0.015.reload, { 1, 0 }
uselistorder i32* %sv_0.010, { 1, 0 }
uselistorder i64 %62, { 1, 0 }
uselistorder i32 %51, { 1, 2, 0 }
uselistorder i32 %50, { 2, 0, 1, 3 }
uselistorder i32 %.reload, { 0, 2, 1 }
uselistorder i64 %indvars.iv.reload, { 0, 2, 1 }
uselistorder i32 %27, { 1, 0 }
uselistorder i32 %17, { 1, 2, 0 }
uselistorder i32 %11, { 0, 1, 3, 2 }
uselistorder i32 %10, { 0, 2, 1 }
uselistorder i32 %9, { 0, 3, 1, 2 }
uselistorder i64 %7, { 1, 0 }
uselistorder i64* %sv_3, { 0, 1, 2, 4, 3 }
uselistorder i64 %2, { 1, 0 }
uselistorder i64 %1, { 1, 2, 0 }
uselistorder i32* %.reg2mem, { 1, 0, 2 }
uselistorder i64* %indvars.iv.reg2mem, { 1, 0, 2 }
uselistorder i32** %sv_0.015.reg2mem, { 1, 0, 2 }
uselistorder i32* %storemerge914.reg2mem, { 1, 0, 2 }
uselistorder i64* %sv_2.0.in13.reg2mem, { 1, 0, 2 }
uselistorder i64* %sv_0.0.in12.reg2mem, { 1, 0, 2 }
uselistorder i64* %sv_1.011.reg2mem, { 1, 0, 2 }
uselistorder i32* %sv_1.0.lcssa.reg2mem, { 0, 2, 1 }
uselistorder i32* %storemerge9.lcssa.reg2mem, { 0, 2, 1 }
uselistorder i32** %sv_0.0.lcssa.reg2mem, { 0, 2, 1 }
uselistorder i64* %rax.0.reg2mem, { 0, 4, 3, 2, 1 }
uselistorder i64* %0, { 2, 1, 0 }
uselistorder i64 4294967296, { 1, 0 }
uselistorder i32* %arg2, { 1, 0 }
uselistorder i32* %arg1, { 1, 0 }
uselistorder label LBL_17, { 1, 2, 3, 0 }
uselistorder label LBL_14, { 1, 0 }
}
|
0
|
CompRealVul
|
mv_u3d_build_trb_one_18522
|
mv_u3d_build_trb_one
|
define i64 @FUNC(i32* %arg1, i64* %arg2, i64* %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%.reg2mem = alloca i8
%1 = load i64, i64* %0
%rsi = alloca i64, align 8
%2 = load i64, i64* %0
%3 = ptrtoint i32* %arg1 to i64
%4 = trunc i64 %1 to i32
%5 = add i64 %3, 4
%6 = inttoptr i64 %5 to i32*
%7 = load i32, i32* %6, align 4
%8 = sub i32 %4, %7
%9 = bitcast i64* %arg2 to i32*
store i32 %8, i32* %9, align 4
%10 = trunc i64 %2 to i32
%11 = icmp ult i32 %10, 1025
%12 = icmp ne i1 %11, true
%13 = zext i1 %12 to i64
%14 = call i64 @FUNC(i64 %13)
%15 = add i64 %3, 24
%16 = inttoptr i64 %15 to i64*
%17 = load i64, i64* %16, align 8
%18 = inttoptr i64 %17 to i64*
%19 = load i64, i64* %18, align 8
%20 = call i64 @FUNC(i64 16, i64 0)
%21 = icmp eq i64 %20, 0
%22 = icmp eq i1 %21, false
br i1 %22, label LBL_2, label LBL_1
LBL_1:
%23 = inttoptr i64 %19 to i64*
%24 = load i64, i64* %23, align 8
%25 = call i64 @FUNC(i64 %24, i8* getelementptr inbounds ([20 x i8], [20 x i8]* @gv_0, i64 0, i64 0), i8* getelementptr inbounds ([21 x i8], [21 x i8]* @gv_1, i64 0, i64 0))
store i64 0, i64* %rax.0.reg2mem
br label LBL_7
LBL_2:
%26 = ptrtoint i64* %arg3 to i64
%27 = add i64 %19, 8
%28 = inttoptr i64 %27 to i64*
%29 = load i64, i64* %28, align 8
%30 = call i64 @FUNC(i64 %29, i64 0, i64 %26)
%31 = icmp eq i64 %30, 0
%32 = icmp eq i1 %31, false
br i1 %32, label LBL_4, label LBL_3
LBL_3:
%33 = inttoptr i64 %19 to i64*
%34 = load i64, i64* %33, align 8
%35 = call i64 @FUNC(i64 %34, i8* getelementptr inbounds ([25 x i8], [25 x i8]* @gv_2, i64 0, i64 0), i8* getelementptr inbounds ([21 x i8], [21 x i8]* @gv_1, i64 0, i64 0))
store i64 0, i64* %rax.0.reg2mem
br label LBL_7
LBL_4:
%36 = bitcast i64* %rsi to i32*
%37 = inttoptr i64 %30 to i32*
%38 = inttoptr i64 %20 to i64*
store i64 %26, i64* %38, align 8
%39 = add i64 %20, 8
%40 = inttoptr i64 %39 to i64*
store i64 %30, i64* %40, align 8
%41 = add i64 %3, 8
%42 = inttoptr i64 %41 to i64*
%43 = load i64, i64* %42, align 8
%44 = trunc i64 %43 to i32
%45 = load i32, i32* %6, align 4
%46 = add i32 %45, %44
%47 = zext i32 %46 to i64
%48 = call i64 @FUNC(i64 %47)
%49 = trunc i64 %48 to i32
store i32 %49, i32* %37, align 4
%50 = add i64 %30, 4
%51 = inttoptr i64 %50 to i32*
store i32 0, i32* %51, align 4
%52 = load i32, i32* %36, align 8
%53 = zext i32 %52 to i64
%54 = call i64 @FUNC(i64 %53)
%55 = trunc i64 %54 to i32
%56 = add i64 %30, 8
%57 = inttoptr i64 %56 to i32*
store i32 %55, i32* %57, align 4
%58 = add i64 %30, 12
%59 = inttoptr i64 %58 to i8*
%60 = load i8, i8* %59, align 1
%61 = or i8 %60, 1
store i8 %61, i8* %59, align 1
%62 = load i64, i64* %16, align 8
%63 = add i64 %62, 8
%64 = inttoptr i64 %63 to i32*
%65 = load i32, i32* %64, align 4
%66 = icmp eq i32 %65, 0
%67 = icmp eq i1 %66, false
%68 = and i8 %61, -7
%storemerge.v = select i1 %67, i8 4, i8 2
%storemerge = or i8 %storemerge.v, %68
store i8 %storemerge, i8* %59, align 1
%69 = load i32, i32* %6, align 4
%70 = load i32, i32* %36, align 8
%71 = add i32 %70, %69
store i32 %71, i32* %6, align 4
%72 = load i64, i64* %16, align 8
%73 = call i64 @FUNC(i64 %72)
%74 = trunc i64 %73 to i32
%75 = icmp eq i32 %74, 1
%76 = icmp eq i1 %75, false
%77 = load i8, i8* %59, align 1
%78 = or i8 %77, 8
%79 = and i8 %77, -9
%storemerge3 = select i1 %76, i8 %79, i8 %78
store i8 %storemerge3, i8* %59, align 1
%80 = add i64 %3, 16
%81 = inttoptr i64 %80 to i32*
%82 = load i32, i32* %81, align 4
%83 = icmp eq i32 %82, 0
%84 = icmp eq i1 %83, false
store i8 %storemerge3, i8* %.reg2mem
br i1 %84, label LBL_6, label LBL_5
LBL_5:
%85 = or i8 %storemerge3, 16
store i8 %85, i8* %59, align 1
store i8 %85, i8* %.reg2mem
br label LBL_6
LBL_6:
%.reload = load i8, i8* %.reg2mem
%86 = and i8 %.reload, -33
store i8 %86, i8* %59, align 1
%87 = call i64 @FUNC()
store i64 %20, i64* %rax.0.reg2mem
br label LBL_7
LBL_7:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i8 %storemerge3, { 1, 0, 2 }
uselistorder i8 %77, { 1, 0 }
uselistorder i8* %59, { 1, 0, 3, 2, 4, 5, 6 }
uselistorder i32* %6, { 1, 0, 2, 3 }
uselistorder i8* %.reg2mem, { 0, 2, 1 }
uselistorder i64* %rax.0.reg2mem, { 0, 3, 2, 1 }
uselistorder i64* %0, { 1, 0 }
uselistorder i64 (i64)* @cpu_to_le32, { 1, 0 }
uselistorder i64 (i64, i8*, i8*)* @dev_err, { 1, 0 }
uselistorder i64 16, { 1, 0 }
}
|
1
|
CompRealVul
|
symbols_5961
|
symbols
|
define i64 @FUNC(i64 %arg1) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = icmp eq i64 %arg1, 0
%1 = icmp eq i1 %0, false
store i64 0, i64* %rax.0.reg2mem
br i1 %1, label LBL_1, label LBL_2
LBL_1:
%2 = call i64 @FUNC(i64 %arg1)
store i64 %2, i64* %rax.0.reg2mem
br label LBL_2
LBL_2:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64* %rax.0.reg2mem, { 0, 2, 1 }
uselistorder label LBL_2, { 1, 0 }
}
|
0
|
CompRealVul
|
ff_MPV_lowest_referenced_row_1584
|
ff_MPV_lowest_referenced_row
|
define i64 @FUNC(i64* %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge.in.reg2mem = alloca i32
%sv_0.04.reg2mem = alloca i32
%sv_1.05.reg2mem = alloca i32
%indvars.iv.reg2mem = alloca i64
%sv_2.0.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg1 to i64
%3 = trunc i64 %1 to i32
%4 = icmp eq i32 %3, 0
%5 = icmp eq i1 %4, false
br i1 %5, label LBL_9, label LBL_1
LBL_1:
%6 = add i64 %2, 4
%7 = inttoptr i64 %6 to i32*
%8 = load i32, i32* %7, align 4
%9 = icmp eq i32 %8, 0
%10 = icmp eq i1 %9, false
br i1 %10, label LBL_9, label LBL_2
LBL_2:
%11 = add i64 %2, 20
%12 = inttoptr i64 %11 to i32*
%13 = load i32, i32* %12, align 4
%14 = add i64 %2, 8
%15 = inttoptr i64 %14 to i32*
%16 = load i32, i32* %15, align 4
%17 = icmp eq i32 %16, 2
store i64 4, i64* %sv_2.0.reg2mem
br i1 %17, label LBL_6, label LBL_3
LBL_3:
%18 = icmp sgt i32 %16, 2
br i1 %18, label LBL_9, label LBL_4
LBL_4:
store i64 1, i64* %sv_2.0.reg2mem
switch i32 %16, label LBL_9 [
i32 0, label LBL_6
i32 1, label LBL_5
]
LBL_5:
store i64 2, i64* %sv_2.0.reg2mem
br label LBL_6
LBL_6:
%sext = mul i64 %arg2, 4294967296
%19 = icmp eq i32 %13, 0
%20 = zext i1 %19 to i32
%sv_2.0.reload = load i64, i64* %sv_2.0.reg2mem
%21 = ashr exact i64 %sext, 30
%22 = add i64 %2, 28
store i64 0, i64* %indvars.iv.reg2mem
store i32 2147483647, i32* %sv_1.05.reg2mem
store i32 -2147483648, i32* %sv_0.04.reg2mem
br label LBL_7
LBL_7:
%sv_0.04.reload = load i32, i32* %sv_0.04.reg2mem
%sv_1.05.reload = load i32, i32* %sv_1.05.reg2mem
%indvars.iv.reload = load i64, i64* %indvars.iv.reg2mem
%23 = add nuw nsw i64 %indvars.iv.reload, %21
%24 = mul i64 %23, 8
%25 = add i64 %22, %24
%26 = inttoptr i64 %25 to i32*
%27 = load i32, i32* %26, align 4
%spec.select = shl i32 %27, %20
%28 = sub i32 %sv_0.04.reload, %spec.select
%29 = xor i32 %spec.select, %sv_0.04.reload
%30 = xor i32 %28, %sv_0.04.reload
%31 = and i32 %30, %29
%32 = icmp slt i32 %31, 0
%33 = icmp slt i32 %28, 0
%34 = icmp eq i1 %33, %32
%35 = select i1 %34, i32 %sv_0.04.reload, i32 %spec.select
%36 = sub i32 %sv_1.05.reload, %spec.select
%37 = xor i32 %spec.select, %sv_1.05.reload
%38 = xor i32 %36, %sv_1.05.reload
%39 = and i32 %38, %37
%40 = icmp slt i32 %39, 0
%41 = icmp eq i32 %36, 0
%42 = icmp slt i32 %36, 0
%43 = icmp ne i1 %42, %40
%44 = or i1 %41, %43
%45 = select i1 %44, i32 %sv_1.05.reload, i32 %spec.select
%indvars.iv.next = add nuw nsw i64 %indvars.iv.reload, 1
%exitcond = icmp eq i64 %indvars.iv.next, %sv_2.0.reload
store i64 %indvars.iv.next, i64* %indvars.iv.reg2mem
store i32 %45, i32* %sv_1.05.reg2mem
store i32 %35, i32* %sv_0.04.reg2mem
br i1 %exitcond, label LBL_8, label LBL_7
LBL_8:
%46 = sub i32 0, %45
%47 = sub i32 %46, %35
%48 = xor i32 %35, %46
%49 = xor i32 %47, %46
%50 = and i32 %49, %48
%51 = icmp slt i32 %50, 0
%52 = icmp slt i32 %47, 0
%53 = icmp eq i1 %52, %51
%54 = select i1 %53, i32 %46, i32 %35
%55 = add i32 %54, 63
%56 = ashr i32 %55, 6
%57 = add i64 %2, 16
%58 = inttoptr i64 %57 to i32*
%59 = load i32, i32* %58, align 4
%60 = add i32 %59, -1
%61 = add i64 %2, 12
%62 = inttoptr i64 %61 to i32*
%63 = load i32, i32* %62, align 4
%64 = add i32 %63, %56
%65 = icmp sgt i32 %64, 0
%66 = select i1 %65, i32 %64, i32 0
%67 = sub i32 %60, %66
%68 = xor i32 %67, -2147483648
%69 = and i32 %68, %60
%70 = icmp slt i32 %69, 0
%71 = icmp eq i32 %67, 0
%72 = icmp slt i32 %67, 0
%73 = icmp ne i1 %72, %70
%74 = or i1 %71, %73
%75 = select i1 %74, i32 %60, i32 %66
store i32 %75, i32* %storemerge.in.reg2mem
br label LBL_10
LBL_9:
%76 = add i64 %2, 16
%77 = inttoptr i64 %76 to i32*
%78 = load i32, i32* %77, align 4
%79 = add i32 %78, -1
store i32 %79, i32* %storemerge.in.reg2mem
br label LBL_10
LBL_10:
%storemerge.in.reload = load i32, i32* %storemerge.in.reg2mem
%storemerge = zext i32 %storemerge.in.reload to i64
ret i64 %storemerge
uselistorder i32 %67, { 1, 2, 0 }
uselistorder i32 %60, { 1, 0, 2 }
uselistorder i32 %47, { 1, 0 }
uselistorder i32 %46, { 2, 1, 0, 3 }
uselistorder i32 %45, { 1, 0 }
uselistorder i32 %36, { 1, 2, 0 }
uselistorder i32 %35, { 3, 1, 2, 0 }
uselistorder i32 %28, { 1, 0 }
uselistorder i32 %spec.select, { 2, 0, 3, 4, 1, 5 }
uselistorder i32 %sv_1.05.reload, { 1, 3, 2, 0 }
uselistorder i32 %sv_0.04.reload, { 1, 3, 2, 0 }
uselistorder i64 %2, { 5, 1, 0, 2, 4, 6, 3 }
uselistorder i64* %sv_2.0.reg2mem, { 0, 3, 2, 1 }
uselistorder i64* %indvars.iv.reg2mem, { 1, 0, 2 }
uselistorder i32* %sv_1.05.reg2mem, { 1, 0, 2 }
uselistorder i32* %sv_0.04.reg2mem, { 1, 0, 2 }
uselistorder i32 -1, { 1, 0 }
uselistorder i32 -2147483648, { 1, 0 }
uselistorder i64 1, { 1, 0 }
uselistorder i32 2, { 1, 0 }
uselistorder i32 0, { 8, 9, 10, 1, 2, 11, 12, 13, 3, 4, 5, 6, 7, 16, 0, 14, 15 }
uselistorder label LBL_9, { 0, 1, 3, 2 }
uselistorder label LBL_6, { 2, 1, 0 }
}
|
0
|
CompRealVul
|
idct4col_put_893
|
idct4col_put
|
define i64 @FUNC(i32* %arg1, i64 %arg2, i64* %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg3 to i64
%3 = ptrtoint i32* %arg1 to i64
%4 = trunc i64 %1 to i32
%sext3 = mul i32 %4, 65536
%5 = ashr exact i32 %sext3, 16
%6 = add i64 %2, 32
%7 = inttoptr i64 %6 to i16*
%8 = load i16, i16* %7, align 2
%9 = sext i16 %8 to i32
%10 = add i64 %2, 64
%11 = inttoptr i64 %10 to i16*
%12 = load i16, i16* %11, align 2
%13 = sext i16 %12 to i32
%14 = add i64 %2, 96
%15 = inttoptr i64 %14 to i16*
%16 = load i16, i16* %15, align 2
%17 = sext i16 %16 to i32
%18 = add nsw i32 %5, %13
%19 = mul i32 %18, 8192
%20 = or i32 %19, 2048
%21 = sub nsw i32 %5, %13
%22 = mul i32 %21, 8192
%23 = or i32 %22, 2048
%24 = add nsw i32 %17, %9
%25 = sub nsw i32 %9, %17
%26 = add nsw i32 %20, %24
%27 = ashr i32 %26, 12
%28 = zext i32 %27 to i64
%29 = call i64 @FUNC(i64 %28)
%30 = trunc i64 %29 to i8
%31 = bitcast i32* %arg1 to i8*
store i8 %30, i8* %31, align 1
%sext = mul i64 %arg2, 4294967296
%32 = ashr exact i64 %sext, 32
%33 = add i64 %32, %3
%34 = add nsw i32 %23, %25
%35 = ashr i32 %34, 12
%36 = zext i32 %35 to i64
%37 = call i64 @FUNC(i64 %36)
%38 = trunc i64 %37 to i8
%39 = inttoptr i64 %33 to i8*
store i8 %38, i8* %39, align 1
%40 = add i64 %33, %32
%41 = sub nsw i32 %23, %25
%42 = ashr i32 %41, 12
%43 = zext i32 %42 to i64
%44 = call i64 @FUNC(i64 %43)
%45 = trunc i64 %44 to i8
%46 = inttoptr i64 %40 to i8*
store i8 %45, i8* %46, align 1
%47 = add i64 %40, %32
%48 = sub nsw i32 %20, %24
%49 = ashr i32 %48, 12
%50 = zext i32 %49 to i64
%51 = call i64 @FUNC(i64 %50)
%52 = trunc i64 %51 to i8
%53 = inttoptr i64 %47 to i8*
store i8 %52, i8* %53, align 1
ret i64 %51
uselistorder i64 %51, { 1, 0 }
uselistorder i32 %25, { 1, 0 }
uselistorder i32 %24, { 1, 0 }
uselistorder i32 %23, { 1, 0 }
uselistorder i32 %20, { 1, 0 }
uselistorder i32 %17, { 1, 0 }
uselistorder i32 %13, { 1, 0 }
uselistorder i32 %9, { 1, 0 }
uselistorder i32 %5, { 1, 0 }
uselistorder i64 %2, { 1, 0, 2 }
uselistorder i64 (i64)* @av_clip_uint8, { 3, 2, 1, 0 }
uselistorder i64 32, { 0, 2, 1 }
}
|
0
|
CompRealVul
|
provision_block_18461
|
provision_block
|
define i64 @FUNC(i64* %arg1, i64* %arg2, i32 %arg3, i64* %arg4) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = load i64, i64* %0
%3 = ptrtoint i64* %arg4 to i64
%4 = ptrtoint i64* %arg2 to i64
%5 = ptrtoint i64* %arg1 to i64
%sv_0 = alloca i32, align 4
%6 = trunc i64 %2 to i32
%7 = icmp eq i32 %6, 0
%8 = icmp eq i1 %7, false
br i1 %8, label LBL_2, label LBL_1
LBL_1:
%9 = call i64 @FUNC(i64 %5, i64 %3)
%10 = call i64 @FUNC(i64 %5, i64 %4, i64 0)
store i64 %10, i64* %rax.0.reg2mem
br label LBL_11
LBL_2:
%11 = call i64 @FUNC(i64 %4)
%12 = trunc i64 %11 to i32
%13 = icmp eq i32 %12, 1
%14 = icmp eq i1 %13, false
br i1 %14, label LBL_4, label LBL_3
LBL_3:
%15 = call i64 @FUNC(i64 %4)
%16 = call i64 @FUNC(i64 %5, i64 %3)
%17 = call i64 @FUNC(i64 %4, i64 0)
store i64 %17, i64* %rax.0.reg2mem
br label LBL_11
LBL_4:
%18 = bitcast i32* %sv_0 to i64*
%19 = call i64 @FUNC(i64 %5, i64* nonnull %18)
%20 = trunc i64 %19 to i32
%21 = icmp eq i32 %20, -12
br i1 %21, label LBL_9, label LBL_5
LBL_5:
%22 = icmp eq i32 %20, 0
%23 = icmp eq i1 %22, false
br i1 %23, label LBL_10, label LBL_6
LBL_6:
%24 = trunc i64 %1 to i32
%25 = icmp eq i32 %24, 0
%26 = load i32, i32* %sv_0, align 4
%27 = zext i32 %26 to i64
br i1 %25, label LBL_8, label LBL_7
LBL_7:
%28 = call i64 @FUNC(i64 %5, i32 %arg3, i64 %27, i64 %3, i64 %4)
store i64 %28, i64* %rax.0.reg2mem
br label LBL_11
LBL_8:
%29 = call i64 @FUNC(i64 %5, i32 %arg3, i64 %27, i64 %3, i64 %4)
store i64 %29, i64* %rax.0.reg2mem
br label LBL_11
LBL_9:
%30 = call i64 @FUNC(i64 %3)
store i64 %30, i64* %rax.0.reg2mem
br label LBL_11
LBL_10:
%31 = load %_IO_FILE*, %_IO_FILE** @gv_0, align 8
%32 = and i64 %19, 4294967295
%33 = call i32 (%_IO_FILE*, i8*, ...) @fprintf(%_IO_FILE* %31, i8* getelementptr inbounds ([43 x i8], [43 x i8]* @gv_1, i64 0, i64 0), i8* getelementptr inbounds ([16 x i8], [16 x i8]* @gv_2, i64 0, i64 0), i64 %32)
%34 = add i64 %5, 4
%35 = inttoptr i64 %34 to i32*
%36 = load i32, i32* %35, align 4
%37 = zext i32 %36 to i64
%38 = call i64 @FUNC(i64 %37, i64 0)
%39 = call i64 @FUNC(i64 %3)
store i64 %39, i64* %rax.0.reg2mem
br label LBL_11
LBL_11:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %27, { 1, 0 }
uselistorder i64 %5, { 5, 3, 4, 6, 2, 1, 0 }
uselistorder i64 %4, { 3, 4, 2, 1, 5, 0 }
uselistorder i64 %3, { 3, 4, 1, 2, 0, 5 }
uselistorder i64* %rax.0.reg2mem, { 0, 5, 6, 4, 3, 2, 1 }
uselistorder i64* %0, { 1, 0 }
uselistorder i64 (i64, i64)* @cell_defer_except, { 1, 0 }
}
|
1
|
CompRealVul
|
nfs4_xdr_dec_getacl_5242
|
nfs4_xdr_dec_getacl
|
define i64 @FUNC(i64* %arg1, i64* %arg2, i64* %arg3) local_unnamed_addr {
LBL_0:
%.reg2mem = alloca i64
%0 = ptrtoint i64* %arg2 to i64
%sv_0 = alloca i32, align 4
%1 = bitcast i32* %sv_0 to i64*
%2 = call i64 @FUNC(i64 %0, i64* nonnull %1)
%3 = trunc i64 %2 to i32
store i32 %3, i32* %sv_0, align 4
%4 = icmp eq i32 %3, 0
%5 = icmp eq i1 %4, false
store i64 %2, i64* %.reg2mem
br i1 %5, label LBL_4, label LBL_1
LBL_1:
%6 = ptrtoint i64* %arg3 to i64
%7 = ptrtoint i64* %arg1 to i64
%8 = call i64 @FUNC(i64 %0, i64 %6, i64 %7)
%9 = trunc i64 %8 to i32
store i32 %9, i32* %sv_0, align 4
%10 = icmp eq i32 %9, 0
%11 = icmp eq i1 %10, false
store i64 %8, i64* %.reg2mem
br i1 %11, label LBL_4, label LBL_2
LBL_2:
%12 = call i64 @FUNC(i64 %0)
%13 = trunc i64 %12 to i32
store i32 %13, i32* %sv_0, align 4
%14 = icmp eq i32 %13, 0
%15 = icmp eq i1 %14, false
store i64 %12, i64* %.reg2mem
br i1 %15, label LBL_4, label LBL_3
LBL_3:
%16 = call i64 @FUNC(i64 %0, i64 %7, i64 %6)
%17 = trunc i64 %16 to i32
store i32 %17, i32* %sv_0, align 4
store i64 %16, i64* %.reg2mem
br label LBL_4
LBL_4:
%.reload = load i64, i64* %.reg2mem
%18 = and i64 %.reload, 4294967295
ret i64 %18
uselistorder i32* %sv_0, { 3, 2, 1, 0, 4 }
uselistorder i64* %.reg2mem, { 0, 1, 4, 3, 2 }
uselistorder label LBL_4, { 3, 0, 1, 2 }
}
|
0
|
CompRealVul
|
mxf_read_content_storage_1556
|
mxf_read_content_storage
|
define i64 @FUNC(i64* %arg1, i64* %arg2, i32 %arg3, i32 %arg4, i64 %arg5, i64 %arg6) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%rdi = alloca i64, align 8
%1 = load i64, i64* %0
%2 = icmp eq i32 %arg3, 6401
%3 = icmp eq i1 %2, false
store i64 0, i64* %rax.0.reg2mem
br i1 %3, label LBL_4, label LBL_1
LBL_1:
%4 = ptrtoint i64* %arg2 to i64
%5 = trunc i64 %1 to i32
%6 = call i64 @FUNC(i64 %4)
%7 = trunc i64 %6 to i32
%8 = bitcast i64* %arg1 to i32*
store i32 %7, i32* %8, align 4
%9 = icmp ult i32 %5, 536870911
store i64 4294967295, i64* %rax.0.reg2mem
br i1 %9, label LBL_2, label LBL_4
LBL_2:
%10 = ptrtoint i64* %arg1 to i64
%11 = mul i64 %1, 8
%12 = and i64 %11, 34359738360
%13 = call i64 @FUNC(i64 %12)
%14 = add i64 %10, 8
%15 = inttoptr i64 %14 to i64*
store i64 %13, i64* %15, align 8
%16 = icmp eq i64 %13, 0
%17 = icmp eq i1 %16, false
store i64 4294967295, i64* %rax.0.reg2mem
br i1 %17, label LBL_3, label LBL_4
LBL_3:
%18 = bitcast i64* %rdi to i32*
%19 = call i64 @FUNC(i64 %4, i64 4)
%20 = load i32, i32* %18, align 8
%21 = zext i32 %20 to i64
%22 = mul i64 %21, 8
%23 = load i64, i64* %15, align 8
%24 = call i64 @FUNC(i64 %4, i64 %23, i64 %22)
store i64 0, i64* %rax.0.reg2mem
br label LBL_4
LBL_4:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %1, { 1, 0 }
uselistorder i64* %rax.0.reg2mem, { 0, 2, 3, 4, 1 }
uselistorder i64 8, { 0, 2, 1 }
uselistorder i64* %arg1, { 1, 0 }
uselistorder label LBL_4, { 1, 2, 3, 0 }
}
|
0
|
CompRealVul
|
read_block_types_14761
|
read_block_types
|
define i64 @FUNC(i64* %arg1, i64* %arg2, i64* %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64*
%1 = alloca i64
%storemerge.reg2mem = alloca i64
%2 = load i64, i64* %1
%3 = load i64, i64* %1
%4 = load i64, i64* %1
%5 = ptrtoint i64* %arg3 to i64
%6 = load i64*, i64** %0
%7 = ptrtoint i64* %6 to i64
%sext = mul i64 %7, 4294967296
%8 = ashr exact i64 %sext, 32
%9 = add i64 %8, %5
%10 = add i64 %5, 8
%11 = inttoptr i64 %10 to i64*
%12 = load i64, i64* %11, align 8
%13 = icmp ugt i64 %9, %12
br i1 %13, label LBL_1, label LBL_2
LBL_1:
%14 = ptrtoint i64* %arg1 to i64
%15 = call i64 @FUNC(i64 %14, i64 0, i8* getelementptr inbounds ([28 x i8], [28 x i8]* @gv_0, i64 0, i64 0), i64 %4, i64 %3, i64 %2)
store i64 4294967295, i64* %storemerge.reg2mem
br label LBL_3
LBL_2:
%16 = trunc i64 %8 to i32
%17 = call i64* @memset(i64* %6, i32 0, i32 %16)
%18 = ashr exact i64 %sext, 31
store i64 %18, i64* %arg3, align 8
store i64 0, i64* %storemerge.reg2mem
br label LBL_3
LBL_3:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64 %8, { 1, 0 }
uselistorder i64 %sext, { 1, 0 }
uselistorder i64 %5, { 1, 0 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder i64* %1, { 2, 1, 0 }
}
|
1
|
CompRealVul
|
bn_mul_comba4_12644
|
bn_mul_comba4
|
define i64 @FUNC(i64* %arg1, i64* %arg2, i64* %arg3) local_unnamed_addr {
LBL_0:
%0 = ptrtoint i64* %arg3 to i64
%1 = ptrtoint i64* %arg2 to i64
%2 = ptrtoint i64* %arg1 to i64
%3 = call i64 @FUNC(i64 %0, i64 %0, i64 0, i64 0, i64 0)
store i64 0, i64* %arg1, align 8
%4 = add i64 %0, 8
%5 = inttoptr i64 %4 to i64*
%6 = load i64, i64* %5, align 8
%7 = call i64 @FUNC(i64 %6, i64 %6, i64 0, i64 0, i64 0)
%8 = add i64 %1, 8
%9 = inttoptr i64 %8 to i64*
%10 = load i64, i64* %9, align 8
%11 = call i64 @FUNC(i64 %10, i64 0, i64 0, i64 0, i64 0)
%12 = add i64 %2, 8
%13 = inttoptr i64 %12 to i64*
store i64 0, i64* %13, align 8
%14 = add i64 %1, 16
%15 = inttoptr i64 %14 to i64*
%16 = load i64, i64* %15, align 8
%17 = call i64 @FUNC(i64 %16, i64 %12, i64 0, i64 0, i64 0)
%18 = load i64, i64* %5, align 8
%19 = load i64, i64* %9, align 8
%20 = call i64 @FUNC(i64 %19, i64 %18, i64 0, i64 0, i64 0)
%21 = add i64 %0, 16
%22 = inttoptr i64 %21 to i64*
%23 = load i64, i64* %22, align 8
%24 = call i64 @FUNC(i64 %23, i64 %23, i64 0, i64 0, i64 0)
%25 = add i64 %2, 16
%26 = inttoptr i64 %25 to i64*
store i64 0, i64* %26, align 8
%27 = add i64 %0, 24
%28 = inttoptr i64 %27 to i64*
%29 = load i64, i64* %28, align 8
%30 = call i64 @FUNC(i64 %29, i64 %29, i64 0, i64 0, i64 0)
%31 = load i64, i64* %22, align 8
%32 = load i64, i64* %9, align 8
%33 = call i64 @FUNC(i64 %32, i64 %31, i64 0, i64 0, i64 0)
%34 = load i64, i64* %5, align 8
%35 = load i64, i64* %15, align 8
%36 = call i64 @FUNC(i64 %35, i64 %34, i64 0, i64 0, i64 0)
%37 = add i64 %1, 24
%38 = inttoptr i64 %37 to i64*
%39 = load i64, i64* %38, align 8
%40 = call i64 @FUNC(i64 %39, i64 0, i64 0, i64 0, i64 0)
%41 = add i64 %2, 24
%42 = inttoptr i64 %41 to i64*
store i64 0, i64* %42, align 8
%43 = load i64, i64* %5, align 8
%44 = load i64, i64* %38, align 8
%45 = call i64 @FUNC(i64 %44, i64 %43, i64 0, i64 0, i64 0)
%46 = load i64, i64* %22, align 8
%47 = load i64, i64* %15, align 8
%48 = call i64 @FUNC(i64 %47, i64 %46, i64 0, i64 0, i64 0)
%49 = load i64, i64* %28, align 8
%50 = load i64, i64* %9, align 8
%51 = call i64 @FUNC(i64 %50, i64 %49, i64 0, i64 0, i64 0)
%52 = add i64 %2, 32
%53 = inttoptr i64 %52 to i64*
store i64 0, i64* %53, align 8
%54 = load i64, i64* %28, align 8
%55 = load i64, i64* %15, align 8
%56 = call i64 @FUNC(i64 %55, i64 %54, i64 0, i64 0, i64 0)
%57 = load i64, i64* %22, align 8
%58 = load i64, i64* %38, align 8
%59 = call i64 @FUNC(i64 %58, i64 %57, i64 0, i64 0, i64 0)
%60 = add i64 %2, 40
%61 = inttoptr i64 %60 to i64*
store i64 0, i64* %61, align 8
%62 = load i64, i64* %28, align 8
%63 = load i64, i64* %38, align 8
%64 = call i64 @FUNC(i64 %63, i64 %62, i64 0, i64 0, i64 0)
%65 = add i64 %2, 48
%66 = inttoptr i64 %65 to i64*
store i64 0, i64* %66, align 8
%67 = add i64 %2, 56
%68 = inttoptr i64 %67 to i64*
store i64 0, i64* %68, align 8
ret i64 0
uselistorder i64 %29, { 1, 0 }
uselistorder i64 %23, { 1, 0 }
uselistorder i64 %6, { 1, 0 }
uselistorder i64 %0, { 1, 0, 2, 4, 3 }
uselistorder i64 (i64, i64, i64, i64, i64)* @mul_add_c, { 15, 14, 13, 12, 11, 10, 9, 8, 7, 6, 5, 4, 3, 2, 1, 0 }
}
|
1
|
CompRealVul
|
parse_hex64_15518
|
parse_hex64
|
define i64 @FUNC(i64* %arg1, i64* %arg2, i64 %arg3) local_unnamed_addr {
LBL_0:
%0 = ptrtoint i64* %arg2 to i64
%1 = ptrtoint i64* %arg1 to i64
%2 = call i64 @FUNC(i64 %1, i64 %0)
%3 = inttoptr i64 %arg3 to i8*
%4 = inttoptr i64 %2 to i32*
%5 = call i32 (i8*, i8*, ...) @sscanf(i8* %3, i8* getelementptr inbounds ([4 x i8], [4 x i8]* @gv_0, i64 0, i64 0), i32* %4)
%6 = icmp eq i32 %5, 1
%. = select i1 %6, i64 0, i64 4294967274
ret i64 %.
}
|
1
|
CompRealVul
|
jpc_validate_8734
|
jpc_validate
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i8
%storemerge.in.reg2mem = alloca i32
%1 = ptrtoint i64* %arg1 to i64
%2 = load i8, i8* %0
%sv_0 = alloca i8, align 1
%sv_1 = alloca i64, align 8
%3 = bitcast i8* %sv_0 to i64*
%4 = call i64 @FUNC(i64 %1, i64* nonnull %3, i64 2)
%5 = trunc i64 %4 to i32
%6 = icmp slt i32 %5, 0
%7 = icmp eq i1 %6, false
br i1 %7, label LBL_1, label LBL_6
LBL_1:
%8 = ptrtoint i64* %sv_1 to i64
%9 = add i64 %8, -10
store i32 %5, i32* %storemerge.in.reg2mem
br label LBL_3
LBL_2:
%10 = sext i32 %storemerge to i64
%11 = add i64 %9, %10
%12 = inttoptr i64 %11 to i8*
%13 = load i8, i8* %12, align 1
%14 = zext i8 %13 to i64
%15 = call i64 @FUNC(i64 %1, i64 %14)
%16 = trunc i64 %15 to i32
%17 = icmp eq i32 %16, -1
%18 = icmp eq i1 %17, false
store i32 %storemerge, i32* %storemerge.in.reg2mem
br i1 %18, label LBL_3, label LBL_6
LBL_3:
%storemerge.in.reload = load i32, i32* %storemerge.in.reg2mem
%storemerge = add i32 %storemerge.in.reload, -1
%19 = icmp slt i32 %storemerge, 0
%20 = icmp eq i1 %19, false
br i1 %20, label LBL_2, label LBL_4
LBL_4:
%21 = icmp sgt i32 %5, 1
br i1 %21, label LBL_5, label LBL_6
LBL_5:
%22 = load i8, i8* %sv_0, align 1
%23 = icmp eq i8 %22, -1
%24 = icmp eq i8 %2, 79
%25 = icmp eq i1 %24, %23
%spec.select = select i1 %25, i64 0, i64 4294967295
ret i64 %spec.select
LBL_6:
ret i64 4294967295
uselistorder i32 %storemerge, { 2, 1, 0 }
uselistorder i32 %5, { 1, 0, 2 }
uselistorder i32* %storemerge.in.reg2mem, { 0, 2, 1 }
uselistorder label LBL_6, { 1, 0, 2 }
uselistorder label LBL_3, { 1, 0 }
}
|
0
|
CompRealVul
|
enable_6495
|
enable
|
define i64 @FUNC(i64 %arg1) local_unnamed_addr {
LBL_0:
%storemerge.reg2mem = alloca i64
%0 = trunc i64 %arg1 to i32
%1 = urem i64 %arg1, 256
%2 = call i32 (i8*, ...) @printf(i8* getelementptr inbounds ([27 x i8], [27 x i8]* @gv_0, i64 0, i64 0), i8* getelementptr inbounds ([7 x i8], [7 x i8]* @gv_1, i64 0, i64 0), i64 %1)
%3 = urem i32 %0, 256
store i32 %3, i32* inttoptr (i64 4210748 to i32*), align 4
%4 = call i64 @FUNC()
%5 = trunc i64 %4 to i32
%6 = icmp eq i32 %5, 0
%7 = icmp eq i1 %6, false
store i64 4294967295, i64* %storemerge.reg2mem
br i1 %7, label LBL_1, label LBL_2
LBL_1:
%8 = call i64 @FUNC()
store i64 0, i64* %storemerge.reg2mem
br label LBL_2
LBL_2:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder label LBL_2, { 1, 0 }
}
|
0
|
CompRealVul
|
determine_entity_table_259
|
determine_entity_table
|
define i64 @FUNC(i64 %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%sv_0.0.reg2mem = alloca i64
%0 = trunc i64 %arg2 to i32
%1 = icmp eq i32 %0, 1
%2 = icmp eq i1 %1, false
%3 = trunc i64 %arg1 to i32
%4 = icmp eq i32 %3, 0
%or.cond = or i1 %4, %2
br i1 %or.cond, label LBL_2, label LBL_1
LBL_1:
call void @__assert_fail(i8* getelementptr inbounds ([39 x i8], [39 x i8]* @gv_0, i64 0, i64 0), i8* getelementptr inbounds ([61 x i8], [61 x i8]* @gv_1, i64 0, i64 0), i32 22, i8* getelementptr inbounds ([23 x i8], [23 x i8]* @gv_2, i64 0, i64 0))
br label LBL_2
LBL_2:
store i64 0, i64* %sv_0.0.reg2mem
br i1 %4, label LBL_4, label LBL_3
LBL_3:
%5 = icmp eq i32 %0, 2
%6 = icmp eq i1 %5, false
%global_var_404038.val = load i64, i64* @gv_3, align 8
%global_var_404030.val = load i64, i64* @gv_4, align 8
%storemerge = select i1 %6, i64 %global_var_404038.val, i64 %global_var_404030.val
store i64 %storemerge, i64* %sv_0.0.reg2mem
br label LBL_4
LBL_4:
%sv_0.0.reload = load i64, i64* %sv_0.0.reg2mem
ret i64 %sv_0.0.reload
uselistorder i1 %4, { 1, 0 }
uselistorder i32 1, { 1, 0 }
uselistorder label LBL_4, { 1, 0 }
}
|
1
|
CompRealVul
|
sqlite3Fts5UnicodeAscii_19093
|
sqlite3Fts5UnicodeAscii
|
define i64 @FUNC(i64* %arg1, i64* %arg2) local_unnamed_addr {
LBL_0:
%rax.1.reg2mem = alloca i64
%sv_0.0.lcssa.in.reg2mem = alloca i64
%indvars.iv.reg2mem = alloca i64
%sv_0.15.reg2mem = alloca i32
%storemerge6.reg2mem = alloca i32
%0 = ptrtoint i64* %arg2 to i64
%1 = ptrtoint i64* %arg1 to i64
store i32 0, i32* %storemerge6.reg2mem
store i32 0, i32* %sv_0.15.reg2mem
br label LBL_1
LBL_1:
%sv_0.15.reload = load i32, i32* %sv_0.15.reg2mem
%storemerge6.reload = load i32, i32* %storemerge6.reg2mem
%2 = sext i32 %storemerge6.reload to i64
%3 = mul i64 %2, 4
%4 = add i64 %3, ptrtoint (i32** @gv_0 to i64)
%5 = inttoptr i64 %4 to i32*
%6 = load i32, i32* %5, align 4
%7 = urem i32 %6, 32
%8 = zext i32 %7 to i64
%9 = add i64 %8, %1
%10 = inttoptr i64 %9 to i8*
%11 = load i8, i8* %10, align 1
%12 = ashr i32 %6, 5
%13 = add i32 %12, %sv_0.15.reload
%14 = sext i32 %sv_0.15.reload to i64
%15 = sext i32 %13 to i64
store i64 %14, i64* %indvars.iv.reg2mem
br label LBL_3
LBL_2:
%16 = add i64 %indvars.iv.reload, %0
%17 = inttoptr i64 %16 to i8*
store i8 %11, i8* %17, align 1
%indvars.iv.next = add nsw i64 %indvars.iv.reload, 1
%18 = icmp sgt i64 %indvars.iv.reload, 126
store i64 %indvars.iv.next, i64* %indvars.iv.reg2mem
store i64 %indvars.iv.next, i64* %sv_0.0.lcssa.in.reg2mem
store i64 %16, i64* %rax.1.reg2mem
br i1 %18, label LBL_5, label LBL_3
LBL_3:
%indvars.iv.reload = load i64, i64* %indvars.iv.reg2mem
%19 = icmp slt i64 %indvars.iv.reload, %15
br i1 %19, label LBL_2, label LBL_3.LBL_5_crit_edge
LBL_4:
%20 = and i64 %indvars.iv.reload, 4294967295
store i64 %indvars.iv.reload, i64* %sv_0.0.lcssa.in.reg2mem
store i64 %20, i64* %rax.1.reg2mem
br label LBL_5
LBL_5:
%sv_0.0.lcssa.in.reload = load i64, i64* %sv_0.0.lcssa.in.reg2mem
%sv_0.0.lcssa = trunc i64 %sv_0.0.lcssa.in.reload to i32
%21 = add i32 %storemerge6.reload, 1
%22 = icmp slt i32 %sv_0.0.lcssa, 128
store i32 %21, i32* %storemerge6.reg2mem
store i32 %sv_0.0.lcssa, i32* %sv_0.15.reg2mem
br i1 %22, label LBL_1, label LBL_6
LBL_6:
%rax.1.reload = load i64, i64* %rax.1.reg2mem
ret i64 %rax.1.reload
uselistorder i64 %indvars.iv.reload, { 0, 5, 2, 4, 1, 3 }
uselistorder i32 %6, { 1, 0 }
uselistorder i32* %storemerge6.reg2mem, { 1, 0, 2 }
uselistorder i32* %sv_0.15.reg2mem, { 1, 0, 2 }
uselistorder i64* %sv_0.0.lcssa.in.reg2mem, { 0, 2, 1 }
uselistorder i64* %rax.1.reg2mem, { 0, 2, 1 }
uselistorder label LBL_5, { 1, 0 }
uselistorder label LBL_3, { 1, 0 }
}
|
1
|
CompRealVul
|
config_props_15382
|
config_props
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge.reg2mem = alloca i32
%rdi = alloca i64, align 8
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg1 to i64
%3 = add i64 %2, 8
%4 = inttoptr i64 %3 to i64*
%5 = load i64, i64* %4, align 8
%6 = inttoptr i64 %5 to i64*
%7 = load i64, i64* %6, align 8
%8 = bitcast i64* %rdi to i32*
%9 = and i64 %1, 4294967295
%10 = call i64 @FUNC(i64 %9)
%11 = inttoptr i64 %10 to i32*
%12 = load i32, i32* %11, align 4
%13 = inttoptr i64 %7 to i32*
store i32 %12, i32* %13, align 4
%14 = add i64 %10, 4
%15 = inttoptr i64 %14 to i32*
%16 = load i32, i32* %15, align 4
%17 = add i64 %7, 4
%18 = inttoptr i64 %17 to i32*
store i32 %16, i32* %18, align 4
%19 = call i64 @FUNC(i64 %10)
%20 = trunc i64 %19 to i32
%21 = ashr i32 %20, 3
%22 = add i64 %7, 8
%23 = inttoptr i64 %22 to i32*
store i32 %21, i32* %23, align 4
%24 = add i64 %7, 12
%25 = inttoptr i64 %24 to i32*
%26 = load i32, i32* %25, align 4
%27 = add i64 %10, 8
%28 = inttoptr i64 %27 to i32*
%29 = load i32, i32* %28, align 4
%30 = urem i32 %29, 2
%31 = icmp eq i32 %30, 0
%32 = icmp eq i1 %31, false
%33 = zext i1 %32 to i32
%34 = and i32 %26, %33
store i32 %34, i32* %25, align 4
%35 = load i32, i32* %8, align 8
%36 = add i64 %7, 28
%37 = zext i32 %35 to i64
%38 = call i64 @FUNC(i64 %36, i64 %37)
%39 = trunc i64 %38 to i32
%40 = icmp sgt i32 %39, -1
%41 = zext i1 %40 to i32
%42 = add i64 %7, 16
%43 = inttoptr i64 %42 to i32*
store i32 %41, i32* %43, align 4
%44 = load i32, i32* %8, align 8
%45 = zext i32 %44 to i64
%46 = call i64 @FUNC(i64 %45, i64 0)
%47 = trunc i64 %46 to i32
%48 = icmp eq i32 %47, 0
br i1 %48, label LBL_2, label LBL_1
LBL_1:
%49 = load i32, i32* %25, align 4
%50 = icmp eq i32 %49, 0
%51 = icmp eq i1 %50, false
store i32 16, i32* %storemerge.reg2mem
br i1 %51, label LBL_2, label LBL_3
LBL_2:
store i32 0, i32* %storemerge.reg2mem
br label LBL_3
LBL_3:
%storemerge.reload = load i32, i32* %storemerge.reg2mem
%52 = add i64 %7, 20
%53 = inttoptr i64 %52 to i32*
store i32 %storemerge.reload, i32* %53, align 4
%54 = mul i32 %storemerge.reload, 65536
%55 = or i32 %54, 32768
%56 = add i64 %7, 24
%57 = inttoptr i64 %56 to i32*
store i32 %55, i32* %57, align 4
ret i64 0
uselistorder i32 %storemerge.reload, { 1, 0 }
uselistorder i32* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder label LBL_3, { 1, 0 }
}
|
1
|
CompRealVul
|
do_change_17153
|
do_change
|
define i64 @FUNC(i8* %arg1, i8* %arg2) local_unnamed_addr {
LBL_0:
%storemerge.reg2mem = alloca i64
%0 = call i32 @strcmp(i8* %arg1, i8* getelementptr inbounds ([4 x i8], [4 x i8]* @gv_0, i64 0, i64 0))
%1 = icmp eq i32 %0, 0
%2 = icmp eq i1 %1, false
%3 = ptrtoint i8* %arg2 to i64
br i1 %2, label LBL_2, label LBL_1
LBL_1:
%4 = call i64 @FUNC(i64 %3)
store i64 %4, i64* %storemerge.reg2mem
br label LBL_3
LBL_2:
%5 = ptrtoint i8* %arg1 to i64
%6 = call i64 @FUNC(i64 %5, i64 %3)
store i64 %6, i64* %storemerge.reg2mem
br label LBL_3
LBL_3:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64 %3, { 1, 0 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
}
|
1
|
CompRealVul
|
gen_op_clear_ieee_excp_and_FTT_16177
|
gen_op_clear_ieee_excp_and_FTT
|
define i64 @FUNC() local_unnamed_addr {
LBL_0:
%0 = load i32, i32* bitcast (i64* @gv_0 to i32*), align 8
%1 = zext i32 %0 to i64
%2 = call i64 @FUNC(i64 %1, i64 %1, i64 4294967040)
ret i64 %2
uselistorder i64 %1, { 1, 0 }
}
|
1
|
CompRealVul
|
SRP_user_pwd_free_6166
|
SRP_user_pwd_free
|
define i64 @FUNC(i64 %arg1) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = icmp eq i64 %arg1, 0
br i1 %0, label LBL_2, label LBL_1
LBL_1:
%1 = call i64 @FUNC(i64 %arg1)
%2 = add i64 %arg1, 8
%3 = inttoptr i64 %2 to i64*
%4 = load i64, i64* %3, align 8
%5 = call i64 @FUNC(i64 %4)
%6 = add i64 %arg1, 16
%7 = inttoptr i64 %6 to i64*
%8 = load i64, i64* %7, align 8
%9 = call i64 @FUNC(i64 %8)
%10 = add i64 %arg1, 24
%11 = inttoptr i64 %10 to i64*
%12 = load i64, i64* %11, align 8
%13 = call i64 @FUNC(i64 %12)
%14 = call i64 @FUNC(i64 %arg1)
store i64 %14, i64* %rax.0.reg2mem
br label LBL_2
LBL_2:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 (i64)* @OPENSSL_free, { 2, 1, 0 }
uselistorder i64 %arg1, { 1, 0, 3, 2, 4, 5 }
uselistorder label LBL_2, { 1, 0 }
}
|
0
|
CompRealVul
|
parse_user_name_5720
|
parse_user_name
|
define i64 @FUNC(i64 %arg1, i64* %arg2) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%rbx.05.reg2mem = alloca i64
%r12.06.reg2mem = alloca i64
%.reg2mem = alloca i8
%storemerge.reg2mem = alloca i64
%sv_0 = alloca i64, align 8
%sv_1 = alloca i64, align 8
store i64 0, i64* %arg2, align 8
%0 = bitcast i64* %sv_0 to i8*
call void @FUNC(i8* nonnull %0, i64 0, i64 32)
store i64 %arg1, i64* %storemerge.reg2mem
br label LBL_2
LBL_1:
%1 = add i64 %storemerge.reload, 1
store i64 %1, i64* %storemerge.reg2mem
br label LBL_2
LBL_2:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
%2 = inttoptr i64 %storemerge.reload to i8*
%3 = load i8, i8* %2, align 1
switch i8 %3, label LBL_3 [
i8 32, label LBL_1
i8 9, label LBL_1
]
LBL_3:
%4 = icmp eq i8 %3, 0
%5 = icmp eq i1 %4, false
store i64 4294967295, i64* %rax.0.reg2mem
br i1 %5, label LBL_4, label LBL_8
LBL_4:
%6 = ptrtoint i64* %sv_1 to i64
%7 = add i64 %6, -272
store i8 %3, i8* %.reg2mem
store i64 0, i64* %r12.06.reg2mem
store i64 %storemerge.reload, i64* %rbx.05.reg2mem
br label %switch.early.test
LBL_5:
%rbx.05.reload = load i64, i64* %rbx.05.reg2mem
%r12.06.reload = load i64, i64* %r12.06.reg2mem
%sext = mul i64 %r12.06.reload, 4294967296
%8 = ashr exact i64 %sext, 32
%9 = add i64 %7, %8
%10 = inttoptr i64 %9 to i8*
store i8 %.reload, i8* %10, align 1
%11 = add nuw nsw i64 %r12.06.reload, 1
%12 = trunc i64 %11 to i32
%13 = icmp sgt i32 %12, 255
store i64 4294967295, i64* %rax.0.reg2mem
br i1 %13, label LBL_8, label LBL_5.switch.early.test_crit_edge
LBL_6:
%14 = add i64 %rbx.05.reload, 1
%15 = and i64 %11, 4294967295
%.in.phi.trans.insert = inttoptr i64 %14 to i8*
%.pre = load i8, i8* %.in.phi.trans.insert, align 1
store i8 %.pre, i8* %.reg2mem
store i64 %15, i64* %r12.06.reg2mem
store i64 %14, i64* %rbx.05.reg2mem
br label %switch.early.test
LBL_7:
%16 = call i8* @strdup(i8* nonnull %0)
%17 = ptrtoint i8* %16 to i64
store i64 %17, i64* %arg2, align 8
store i64 0, i64* %rax.0.reg2mem
br label LBL_8
LBL_8:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %11, { 1, 0 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder i64* %r12.06.reg2mem, { 1, 0, 2 }
uselistorder i64* %rbx.05.reg2mem, { 1, 0, 2 }
uselistorder i64* %rax.0.reg2mem, { 0, 3, 1, 2 }
uselistorder i64 4294967295, { 2, 0, 1 }
uselistorder i64 1, { 1, 0, 2 }
uselistorder label LBL_8, { 2, 0, 1 }
uselistorder label LBL_7, { 2, 1, 0 }
}
|
0
|
CompRealVul
|
qvirtio_pci_set_status_13980
|
qvirtio_pci_set_status
|
define i64 @FUNC(i64 %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%0 = trunc i64 %arg2 to i8
%1 = add i64 %arg1, 8
%2 = inttoptr i64 %1 to i64*
%3 = load i64, i64* %2, align 8
%4 = call i64 @FUNC(i64 %arg1, i64 %3, i8 %0)
ret i64 %4
}
|
1
|
CompRealVul
|
ip6_tnl_dst_reset_3841
|
ip6_tnl_dst_reset
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%rdi.01.reg2mem = alloca i64
%indvars.iv.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
store i64 0, i64* %indvars.iv.reg2mem
store i64 %0, i64* %rdi.01.reg2mem
br label LBL_1
LBL_1:
%rdi.01.reload = load i64, i64* %rdi.01.reg2mem
%indvars.iv.reload = load i64, i64* %indvars.iv.reg2mem
%1 = call i64 @FUNC(i64 %rdi.01.reload, i64 %indvars.iv.reload)
%2 = call i64 @FUNC(i64 %1, i64 0)
%indvars.iv.next = add nuw nsw i64 %indvars.iv.reload, 1
%exitcond = icmp eq i64 %indvars.iv.next, 4
store i64 %indvars.iv.next, i64* %indvars.iv.reg2mem
store i64 %1, i64* %rdi.01.reg2mem
br i1 %exitcond, label LBL_2, label LBL_1
LBL_2:
ret i64 %2
uselistorder i64* %indvars.iv.reg2mem, { 1, 0, 2 }
uselistorder i64* %rdi.01.reg2mem, { 1, 0, 2 }
}
|
0
|
CompRealVul
|
real_get_rdt_chunk_11582
|
real_get_rdt_chunk
|
define i64 @FUNC(i64* %arg1, i32* %arg2, i64* %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg3 to i64
%3 = ptrtoint i32* %arg2 to i64
%4 = ptrtoint i64* %arg1 to i64
%5 = call i64 @FUNC(i64 %3, i64 %2)
%6 = add i64 %1, 4294967284
%7 = and i64 %6, 4294967295
%8 = add nuw nsw i64 %7, 12
%9 = call i64 @FUNC(i64 %4, i64 %8, i64 %7)
%10 = trunc i64 %9 to i32
%11 = icmp slt i32 %10, 1
%12 = add i64 %9, 12
%13 = and i64 %12, 4294967295
%storemerge = select i1 %11, i64 0, i64 %13
ret i64 %storemerge
}
|
1
|
CompRealVul
|
aux_slave_dev_print_15302
|
aux_slave_dev_print
|
define i64 @FUNC(i64* %arg1, i64* %arg2, i64 %arg3) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = ptrtoint i64* %arg2 to i64
%1 = call i64 @FUNC(i64 %0)
%2 = call i64 @FUNC(i64 %1)
%3 = call i64 @FUNC(i64 %2, i64 %0)
%4 = trunc i64 %3 to i32
%5 = icmp eq i32 %4, 0
%6 = icmp eq i1 %5, false
store i64 %3, i64* %rax.0.reg2mem
br i1 %6, label LBL_2, label LBL_1
LBL_1:
%7 = ptrtoint i64* %arg1 to i64
%8 = call i64 @FUNC(i64 %0)
%9 = inttoptr i64 %8 to i64*
%10 = load i64, i64* %9, align 8
%11 = call i64 @FUNC(i64 %10)
%12 = load i64, i64* %9, align 8
%13 = call i64 @FUNC(i64 %12, i8* getelementptr inbounds ([5 x i8], [5 x i8]* @gv_0, i64 0, i64 0), i64 0)
%14 = trunc i64 %arg3 to i32
%15 = and i64 %11, 4294967295
%16 = and i64 %13, 4294967295
%17 = call i64 @FUNC(i64 %7, i8* getelementptr inbounds ([15 x i8], [15 x i8]* @gv_1, i64 0, i64 0), i32 %14, i64* nonnull @gv_2, i64 %16, i64 %15)
store i64 %17, i64* %rax.0.reg2mem
br label LBL_2
LBL_2:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder label LBL_2, { 1, 0 }
}
|
1
|
CompRealVul
|
ossl_x509name_cmp_5703
|
ossl_x509name_cmp
|
define i64 @FUNC(i64 %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%0 = and i64 %arg2, 4294967295
%1 = and i64 %arg1, 4294967295
%2 = call i64 @FUNC(i64 %1, i64 %0)
%3 = trunc i64 %2 to i32
%4 = icmp slt i32 %3, 0
%5 = icmp eq i1 %4, false
%6 = icmp sgt i32 %3, 0
%. = zext i1 %6 to i64
%rax.0 = select i1 %5, i64 %., i64 4294967295
ret i64 %rax.0
}
|
0
|
CompRealVul
|
sha384_sparc64_init_8275
|
sha384_sparc64_init
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = ptrtoint i64* %arg1 to i64
%1 = call i64 @FUNC(i64 %0)
%2 = inttoptr i64 %1 to i64*
store i64 951065016, i64* %2, align 8
%3 = add i64 %1, 8
%4 = inttoptr i64 %3 to i64*
store i64 208411503, i64* %4, align 8
%5 = add i64 %1, 16
%6 = inttoptr i64 %5 to i64*
store i64 476846959, i64* %6, align 8
%7 = add i64 %1, 24
%8 = inttoptr i64 %7 to i64*
store i64 476846959, i64* %8, align 8
%9 = add i64 %1, 32
%10 = inttoptr i64 %9 to i64*
store i64 476846959, i64* %10, align 8
%11 = add i64 %1, 40
%12 = inttoptr i64 %11 to i64*
store i64 476846959, i64* %12, align 8
%13 = add i64 %1, 48
%14 = inttoptr i64 %13 to i64*
store i64 476846959, i64* %14, align 8
%15 = add i64 %1, 56
%16 = inttoptr i64 %15 to i64*
store i64 476846959, i64* %16, align 8
%17 = add i64 %1, 72
%18 = inttoptr i64 %17 to i64*
store i64 0, i64* %18, align 8
%19 = add i64 %1, 64
%20 = inttoptr i64 %19 to i64*
store i64 0, i64* %20, align 8
ret i64 0
}
|
0
|
CompRealVul
|
key_schedule_gc_131
|
key_schedule_gc
|
define i64 @FUNC(i64 %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = load i64, i64* %0
%3 = load i64, i64* %0
%4 = load i64, i64* %0
%5 = call i64 @FUNC()
%6 = sub i64 %arg1, %5
%7 = call i64 @FUNC(i8* getelementptr inbounds ([4 x i8], [4 x i8]* @gv_0, i64 0, i64 0), i64 %6, i64 %3, i64 %4, i64 %2, i64 %1)
%8 = icmp slt i64 %5, %arg1
br i1 %8, label LBL_1, label LBL_2
LBL_1:
%9 = call i64 @FUNC(i64 0, i64* nonnull @gv_1)
%10 = trunc i64 %9 to i32
%11 = icmp eq i32 %10, 0
br i1 %11, label LBL_3, label LBL_2
LBL_2:
%12 = call i64 @FUNC(i8* getelementptr inbounds ([10 x i8], [10 x i8]* @gv_2, i64 0, i64 0))
%13 = call i64 @FUNC(i64* nonnull @gv_3)
store i64 %13, i64* %rax.0.reg2mem
br label LBL_5
LBL_3:
%14 = load i64, i64* @gv_4, align 8
%15 = icmp ugt i64 %14, %arg1
%16 = icmp eq i1 %15, false
store i64 %14, i64* %rax.0.reg2mem
br i1 %16, label LBL_5, label LBL_4
LBL_4:
%17 = call i64 @FUNC(i8* getelementptr inbounds ([9 x i8], [9 x i8]* @gv_5, i64 0, i64 0))
store i64 %arg1, i64* @gv_4, align 8
%18 = mul i64 %6, 100
%19 = load i64, i64* @gv_6, align 8
%20 = add i64 %19, %18
%21 = call i64 @FUNC(i64* nonnull @gv_7, i64 %20)
store i64 %21, i64* %rax.0.reg2mem
br label LBL_5
LBL_5:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64* %rax.0.reg2mem, { 0, 2, 3, 1 }
uselistorder i64* %0, { 3, 2, 1, 0 }
uselistorder i64 (i8*)* @kdebug, { 1, 0 }
uselistorder i32 0, { 1, 0 }
uselistorder i32 1, { 5, 4, 3, 2, 6, 1, 0, 7 }
uselistorder i64 %arg1, { 1, 0, 2, 3 }
uselistorder label LBL_2, { 1, 0 }
}
|
0
|
CompRealVul
|
idct4col_add_2786
|
idct4col_add
|
define i64 @FUNC(i32* %arg1, i64 %arg2, i64* %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%1 = load i64, i64* %0
%2 = load i64, i64* %0
%3 = ptrtoint i64* %arg3 to i64
%4 = ptrtoint i32* %arg1 to i64
%5 = trunc i64 %2 to i32
%sext3 = mul i32 %5, 65536
%6 = ashr exact i32 %sext3, 16
%7 = add i64 %3, 16
%8 = inttoptr i64 %7 to i16*
%9 = load i16, i16* %8, align 2
%10 = sext i16 %9 to i32
%11 = add i64 %3, 32
%12 = inttoptr i64 %11 to i16*
%13 = load i16, i16* %12, align 2
%14 = sext i16 %13 to i32
%15 = add i64 %3, 48
%16 = inttoptr i64 %15 to i16*
%17 = load i16, i16* %16, align 2
%18 = sext i16 %17 to i32
%19 = add nsw i32 %6, 8192
%20 = add nsw i32 %19, %14
%21 = sub nsw i32 %6, %14
%22 = add nsw i32 %21, 8192
%23 = add nsw i32 %18, %10
%24 = sub nsw i32 %10, %18
%25 = trunc i64 %1 to i32
%26 = add nsw i32 %23, %20
%27 = ashr i32 %26, 14
%28 = urem i32 %25, 256
%29 = add nsw i32 %27, %28
%30 = zext i32 %29 to i64
%31 = call i64 @FUNC(i64 %30)
%32 = trunc i64 %31 to i8
%33 = bitcast i32* %arg1 to i8*
store i8 %32, i8* %33, align 1
%sext = mul i64 %arg2, 4294967296
%34 = ashr exact i64 %sext, 32
%35 = add i64 %34, %4
%36 = inttoptr i64 %35 to i8*
%37 = load i8, i8* %36, align 1
%38 = add nsw i32 %24, %22
%39 = ashr i32 %38, 14
%40 = zext i8 %37 to i32
%41 = add nsw i32 %39, %40
%42 = zext i32 %41 to i64
%43 = call i64 @FUNC(i64 %42)
%44 = trunc i64 %43 to i8
store i8 %44, i8* %36, align 1
%45 = add i64 %35, %34
%46 = inttoptr i64 %45 to i8*
%47 = load i8, i8* %46, align 1
%48 = sub nsw i32 %22, %24
%49 = ashr i32 %48, 14
%50 = zext i8 %47 to i32
%51 = add nsw i32 %49, %50
%52 = zext i32 %51 to i64
%53 = call i64 @FUNC(i64 %52)
%54 = trunc i64 %53 to i8
store i8 %54, i8* %46, align 1
%55 = add i64 %45, %34
%56 = inttoptr i64 %55 to i8*
%57 = load i8, i8* %56, align 1
%58 = sub nsw i32 %20, %23
%59 = ashr i32 %58, 14
%60 = zext i8 %57 to i32
%61 = add nsw i32 %59, %60
%62 = zext i32 %61 to i64
%63 = call i64 @FUNC(i64 %62)
%64 = trunc i64 %63 to i8
store i8 %64, i8* %56, align 1
ret i64 %63
uselistorder i64 %63, { 1, 0 }
uselistorder i32 %24, { 1, 0 }
uselistorder i32 %23, { 1, 0 }
uselistorder i32 %20, { 1, 0 }
uselistorder i32 %18, { 1, 0 }
uselistorder i32 %14, { 1, 0 }
uselistorder i32 %10, { 1, 0 }
uselistorder i64 %3, { 1, 0, 2 }
uselistorder i64* %0, { 1, 0 }
uselistorder i64 (i64)* @av_clip_uint8, { 3, 2, 1, 0 }
uselistorder i32 8192, { 1, 0 }
uselistorder i64 32, { 0, 2, 1 }
}
|
0
|
CompRealVul
|
cgroup_enable_threaded_4764
|
cgroup_enable_threaded
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%1 = call i64 @FUNC(i64 %0)
%2 = add i64 %1, 8
%3 = inttoptr i64 %2 to i64*
%4 = load i64, i64* %3, align 8
%5 = call i64 @FUNC(i64 %0)
%6 = trunc i64 %5 to i32
%7 = icmp eq i32 %6, 0
store i64 0, i64* %rax.0.reg2mem
br i1 %7, label LBL_1, label LBL_9
LBL_1:
%8 = call i64 @FUNC(i64 %0)
%9 = trunc i64 %8 to i32
%10 = icmp eq i32 %9, 0
%11 = icmp eq i1 %10, false
store i64 4294967201, i64* %rax.0.reg2mem
br i1 %11, label LBL_9, label LBL_2
LBL_2:
%12 = add i64 %0, 16
%13 = inttoptr i64 %12 to i32*
%14 = load i32, i32* %13, align 4
%15 = icmp ult i32 %14, 2
store i64 4294967201, i64* %rax.0.reg2mem
br i1 %15, label LBL_3, label LBL_9
LBL_3:
%16 = call i64 @FUNC(i64 %4)
%17 = trunc i64 %16 to i32
%18 = icmp eq i32 %17, 0
store i64 4294967201, i64* %rax.0.reg2mem
br i1 %18, label LBL_9, label LBL_4
LBL_4:
%19 = call i64 @FUNC(i64 %4)
%20 = trunc i64 %19 to i32
%21 = icmp eq i32 %20, 0
%22 = icmp eq i1 %21, false
store i64 4294967201, i64* %rax.0.reg2mem
br i1 %22, label LBL_5, label LBL_9
LBL_5:
%23 = call i64 @FUNC(i64 %0)
%24 = add i64 %0, 8
%25 = inttoptr i64 %24 to i64*
store i64 %4, i64* %25, align 8
%26 = call i64 @FUNC(i64 %0)
%27 = trunc i64 %26 to i32
%28 = icmp eq i32 %27, 0
%29 = icmp eq i1 %28, false
br i1 %29, label LBL_7, label LBL_6
LBL_6:
%30 = add i64 %1, 20
%31 = inttoptr i64 %30 to i32*
%32 = load i32, i32* %31, align 4
%33 = add i32 %32, 1
store i32 %33, i32* %31, align 4
br label LBL_8
LBL_7:
store i64 %0, i64* %25, align 8
br label LBL_8
LBL_8:
%34 = and i64 %26, 4294967295
%35 = call i64 @FUNC(i64 %0, i64 %34)
store i64 %34, i64* %rax.0.reg2mem
br label LBL_9
LBL_9:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %0, { 0, 1, 2, 4, 3, 5, 6, 7, 8 }
uselistorder i64* %rax.0.reg2mem, { 0, 6, 2, 1, 4, 3, 5 }
uselistorder i64 4294967201, { 1, 0, 3, 2 }
uselistorder label LBL_9, { 5, 1, 0, 3, 2, 4 }
}
|
0
|
CompRealVul
|
skl_ipc_set_dx_18171
|
skl_ipc_set_dx
|
define i64 @FUNC(i64* %arg1, i64 %arg2, i64 %arg3, i64* %arg4) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg4 to i64
%3 = ptrtoint i64* %arg1 to i64
%4 = and i64 %arg2, 252
%5 = and i64 %arg3, 65532
%6 = or i64 %4, %5
%7 = or i64 %6, 3
%8 = call i64 @FUNC(i64 %3, i8* getelementptr inbounds ([26 x i8], [26 x i8]* @gv_0, i64 0, i64 0), i8* getelementptr inbounds ([15 x i8], [15 x i8]* @gv_1, i64 0, i64 0), i64 %7, i64 0, i64 %1)
%9 = call i64 @FUNC(i64 %3, i64 %7, i64 %2, i64 8, i64 0, i64 0)
%10 = trunc i64 %9 to i32
%11 = icmp slt i32 %10, 0
%12 = icmp eq i1 %11, false
br i1 %12, label LBL_2, label LBL_1
LBL_1:
%13 = call i64 @FUNC(i64 %3, i8* getelementptr inbounds ([28 x i8], [28 x i8]* @gv_2, i64 0, i64 0), i32 %10, i64 8, i64 0, i64 0)
br label LBL_2
LBL_2:
%storemerge = and i64 %9, 4294967295
ret i64 %storemerge
uselistorder label LBL_2, { 1, 0 }
}
|
1
|
CompRealVul
|
put_codebook_header_15947
|
put_codebook_header
|
define i64 @FUNC(i64* %arg1, i64* %arg2) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.in.reg2mem = alloca i64
%indvars.iv.reg2mem = alloca i64
%sv_0.0.in.lcssa.reg2mem = alloca i64
%storemerge2.reg2mem = alloca i64
%sv_0.0.in11.reg2mem = alloca i64
%indvars.iv39.reg2mem = alloca i64
%.pre-phi.reg2mem = alloca i64
%storemerge414.reg2mem = alloca i32
%.reg2mem50 = alloca i64
%storemerge5.lcssa.reg2mem = alloca i32
%storemerge515.reg2mem = alloca i32
%.reg2mem48 = alloca i64
%sv_1.023.reg2mem = alloca i32
%sv_2.025.reg2mem = alloca i32
%.reg2mem46 = alloca i32
%.lcssa.reg2mem = alloca i32
%storemerge3.lcssa.reg2mem = alloca i32
%storemerge318.reg2mem = alloca i32
%.reg2mem44 = alloca i32
%storemerge6.lcssa.reg2mem = alloca i32
%storemerge626.reg2mem = alloca i32
%.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg2 to i64
%3 = ptrtoint i64* %arg1 to i64
%4 = call i64 @FUNC(i64 %3, i64 24, i64 5653314)
%5 = and i64 %1, 4294967295
%6 = call i64 @FUNC(i64 %3, i64 16, i64 %5)
%7 = add i64 %2, 4
%8 = inttoptr i64 %7 to i32*
%9 = load i32, i32* %8, align 4
%10 = zext i32 %9 to i64
%11 = call i64 @FUNC(i64 %3, i64 24, i64 %10)
%12 = load i32, i32* %8, align 4
%13 = icmp ugt i32 %12, 1
store i32 1, i32* %storemerge6.lcssa.reg2mem
br i1 %13, label LBL_1, label LBL_4
LBL_1:
%14 = add i64 %2, 8
%15 = inttoptr i64 %14 to i64*
%16 = load i64, i64* %15, align 8
%17 = zext i32 %12 to i64
store i64 1, i64* %.reg2mem
store i32 1, i32* %storemerge626.reg2mem
br label LBL_2
LBL_2:
%storemerge626.reload = load i32, i32* %storemerge626.reg2mem
%.reload = load i64, i64* %.reg2mem
%18 = mul i64 %.reload, 4
%19 = add i64 %18, %16
%20 = inttoptr i64 %19 to i32*
%21 = load i32, i32* %20, align 4
%22 = add i64 %19, -4
%23 = inttoptr i64 %22 to i32*
%24 = load i32, i32* %23, align 4
%25 = icmp ult i32 %21, %24
store i32 %storemerge626.reload, i32* %storemerge6.lcssa.reg2mem
br i1 %25, label LBL_4, label LBL_3
LBL_3:
%26 = add i32 %storemerge626.reload, 1
%27 = sext i32 %26 to i64
%28 = icmp slt i64 %27, %17
store i64 %27, i64* %.reg2mem
store i32 %26, i32* %storemerge626.reg2mem
store i32 %26, i32* %storemerge6.lcssa.reg2mem
br i1 %28, label LBL_2, label LBL_4
LBL_4:
%storemerge6.lcssa.reload = load i32, i32* %storemerge6.lcssa.reg2mem
%29 = icmp eq i32 %storemerge6.lcssa.reload, %12
%30 = icmp eq i1 %29, false
%not. = icmp ne i1 %30, true
%31 = zext i1 %not. to i64
%32 = call i64 @FUNC(i64 %3, i64 1, i64 %31)
br i1 %30, label LBL_5, label LBL_7
LBL_5:
%33 = load i32, i32* %8, align 4
%34 = icmp eq i32 %33, 0
store i32 0, i32* %storemerge5.lcssa.reg2mem
br i1 %34, label LBL_15, label LBL_6
LBL_6:
%35 = add i64 %2, 8
%36 = inttoptr i64 %35 to i64*
%37 = load i64, i64* %36, align 8
%38 = zext i32 %33 to i64
store i64 0, i64* %.reg2mem48
store i32 0, i32* %storemerge515.reg2mem
br label LBL_13
LBL_7:
%39 = add i64 %2, 8
%40 = inttoptr i64 %39 to i64*
%41 = load i64, i64* %40, align 8
%42 = inttoptr i64 %41 to i32*
%43 = load i32, i32* %42, align 4
%44 = zext i32 %43 to i64
%45 = call i64 @FUNC(i64 %3, i64 5, i64 %44)
%46 = load i32, i32* %8, align 4
%47 = icmp eq i32 %46, 0
store i32 %46, i32* %.reg2mem46
store i32 %43, i32* %sv_2.025.reg2mem
store i32 0, i32* %sv_1.023.reg2mem
br i1 %47, label LBL_23, label LBL_11
LBL_8:
%storemerge318.reload = load i32, i32* %storemerge318.reg2mem
%.reload45 = load i32, i32* %.reg2mem44
%48 = sext i32 %.reload45 to i64
%49 = mul i64 %48, 4
%50 = add i64 %49, %70
%51 = inttoptr i64 %50 to i32*
%52 = load i32, i32* %51, align 4
%53 = icmp eq i32 %sv_2.025.reload, %52
%54 = icmp eq i1 %53, false
store i32 %storemerge318.reload, i32* %storemerge3.lcssa.reg2mem
store i32 %.reload45, i32* %.lcssa.reg2mem
br i1 %54, label LBL_10, label LBL_9
LBL_9:
%55 = add i32 %storemerge318.reload, 1
%56 = add i32 %55, %sv_1.023.reload
%57 = icmp ult i32 %56, %.reload47
store i32 %56, i32* %.reg2mem44
store i32 %55, i32* %storemerge318.reg2mem
store i32 %55, i32* %storemerge3.lcssa.reg2mem
store i32 %56, i32* %.lcssa.reg2mem
br i1 %57, label LBL_8, label LBL_10
LBL_10:
%.lcssa.reload = load i32, i32* %.lcssa.reg2mem
%storemerge3.lcssa.reload = load i32, i32* %storemerge3.lcssa.reg2mem
%58 = sub i32 %.reload47, %sv_1.023.reload
%59 = zext i32 %58 to i64
%60 = call i64 @FUNC(i64 %59)
%61 = zext i32 %storemerge3.lcssa.reload to i64
%62 = and i64 %60, 4294967295
%63 = call i64 @FUNC(i64 %3, i64 %62, i64 %61)
%64 = add i32 %sv_2.025.reload, 1
%65 = load i32, i32* %8, align 4
%66 = zext i32 %65 to i64
%67 = sext i32 %.lcssa.reload to i64
%68 = icmp slt i64 %67, %66
store i32 %65, i32* %.reg2mem46
store i32 %64, i32* %sv_2.025.reg2mem
store i32 %.lcssa.reload, i32* %sv_1.023.reg2mem
br i1 %68, label LBL_11, label LBL_23
LBL_11:
%sv_1.023.reload = load i32, i32* %sv_1.023.reg2mem
%sv_2.025.reload = load i32, i32* %sv_2.025.reg2mem
%.reload47 = load i32, i32* %.reg2mem46
%69 = icmp ugt i32 %.reload47, %sv_1.023.reload
store i32 0, i32* %storemerge3.lcssa.reg2mem
store i32 %sv_1.023.reload, i32* %.lcssa.reg2mem
br i1 %69, label LBL_8.lr.ph, label LBL_10
LBL_12:
%70 = load i64, i64* %40, align 8
store i32 %sv_1.023.reload, i32* %.reg2mem44
store i32 0, i32* %storemerge318.reg2mem
br label LBL_8
LBL_13:
%storemerge515.reload = load i32, i32* %storemerge515.reg2mem
%.reload49 = load i64, i64* %.reg2mem48
%71 = mul i64 %.reload49, 4
%72 = add i64 %71, %37
%73 = inttoptr i64 %72 to i32*
%74 = load i32, i32* %73, align 4
%75 = icmp eq i32 %74, 0
store i32 %storemerge515.reload, i32* %storemerge5.lcssa.reg2mem
br i1 %75, label LBL_15, label LBL_14
LBL_14:
%76 = add i32 %storemerge515.reload, 1
%77 = sext i32 %76 to i64
%78 = icmp slt i64 %77, %38
store i64 %77, i64* %.reg2mem48
store i32 %76, i32* %storemerge515.reg2mem
store i32 %76, i32* %storemerge5.lcssa.reg2mem
br i1 %78, label LBL_13, label LBL_15
LBL_15:
%storemerge5.lcssa.reload = load i32, i32* %storemerge5.lcssa.reg2mem
%79 = icmp eq i32 %storemerge5.lcssa.reload, %33
%not.8 = icmp ne i1 %79, true
%80 = zext i1 %not.8 to i64
%81 = call i64 @FUNC(i64 %3, i64 1, i64 %80)
%82 = load i32, i32* %8, align 4
%83 = icmp eq i32 %82, 0
br i1 %83, label LBL_23, label LBL_16
LBL_16:
%84 = add i64 %2, 8
%85 = inttoptr i64 %84 to i64*
store i64 0, i64* %.reg2mem50
store i32 0, i32* %storemerge414.reg2mem
br label LBL_17
LBL_17:
%storemerge414.reload = load i32, i32* %storemerge414.reg2mem
%.reload51 = load i64, i64* %.reg2mem50
br i1 %79, label LBL_17.LBL_20_crit_edge, label LBL_19
LBL_18:
%.pre = mul i64 %.reload51, 4
store i64 %.pre, i64* %.pre-phi.reg2mem
br label LBL_20
LBL_19:
%86 = load i64, i64* %85, align 8
%87 = mul i64 %.reload51, 4
%88 = add i64 %86, %87
%89 = inttoptr i64 %88 to i32*
%90 = load i32, i32* %89, align 4
%91 = icmp eq i32 %90, 0
%92 = icmp eq i1 %91, false
%93 = zext i1 %92 to i64
%94 = call i64 @FUNC(i64 %3, i64 1, i64 %93)
store i64 %87, i64* %.pre-phi.reg2mem
br label LBL_20
LBL_20:
%.pre-phi.reload = load i64, i64* %.pre-phi.reg2mem
%95 = load i64, i64* %85, align 8
%96 = add i64 %95, %.pre-phi.reload
%97 = inttoptr i64 %96 to i32*
%98 = load i32, i32* %97, align 4
%99 = icmp eq i32 %98, 0
br i1 %99, label LBL_22, label LBL_21
LBL_21:
%100 = add i32 %98, -1
%101 = zext i32 %100 to i64
%102 = call i64 @FUNC(i64 %3, i64 5, i64 %101)
br label LBL_22
LBL_22:
%103 = add i32 %storemerge414.reload, 1
%104 = load i32, i32* %8, align 4
%105 = zext i32 %104 to i64
%106 = sext i32 %103 to i64
%107 = icmp slt i64 %106, %105
store i64 %106, i64* %.reg2mem50
store i32 %103, i32* %storemerge414.reg2mem
br i1 %107, label LBL_17, label LBL_23
LBL_23:
%108 = add i64 %2, 16
%109 = inttoptr i64 %108 to i32*
%110 = load i32, i32* %109, align 4
%111 = zext i32 %110 to i64
%112 = call i64 @FUNC(i64 %3, i64 4, i64 %111)
%113 = load i32, i32* %109, align 4
%114 = icmp eq i32 %113, 0
store i64 0, i64* %rax.0.in.reg2mem
br i1 %114, label LBL_33, label LBL_24
LBL_24:
%115 = load i32, i32* %8, align 4
%116 = zext i32 %113 to i64
%117 = call i64 @FUNC(i64 %116, i64 %5, i32 %115)
%118 = trunc i64 %117 to i32
%119 = add i64 %2, 32
%120 = inttoptr i64 %119 to i64*
%121 = load i64, i64* %120, align 8
%122 = inttoptr i64 %121 to i32*
%123 = load i32, i32* %122, align 4
%124 = zext i32 %123 to i64
%125 = call i64 @FUNC(i64 %124)
%126 = icmp sgt i32 %118, 1
store i64 %125, i64* %sv_0.0.in.lcssa.reg2mem
br i1 %126, label LBL_25, label LBL_30
LBL_25:
%wide.trip.count41 = and i64 %117, 4294967295
store i64 1, i64* %indvars.iv39.reg2mem
store i64 %125, i64* %sv_0.0.in11.reg2mem
br label LBL_26
LBL_26:
%sv_0.0.in11.reload = load i64, i64* %sv_0.0.in11.reg2mem
%indvars.iv39.reload = load i64, i64* %indvars.iv39.reg2mem
%127 = load i64, i64* %120, align 8
%128 = mul i64 %indvars.iv39.reload, 4
%129 = add i64 %127, %128
%130 = inttoptr i64 %129 to i32*
%131 = load i32, i32* %130, align 4
%132 = zext i32 %131 to i64
%133 = call i64 @FUNC(i64 %132)
%sext = mul i64 %sv_0.0.in11.reload, 4294967296
%134 = ashr exact i64 %sext, 32
%135 = icmp slt i64 %133, %134
br i1 %135, label LBL_28, label LBL_27
LBL_27:
%136 = load i64, i64* %120, align 8
%137 = add i64 %136, %128
%138 = inttoptr i64 %137 to i32*
%139 = load i32, i32* %138, align 4
%140 = zext i32 %139 to i64
%141 = call i64 @FUNC(i64 %140)
store i64 %141, i64* %storemerge2.reg2mem
br label LBL_29
LBL_28:
%142 = and i64 %sv_0.0.in11.reload, 4294967295
store i64 %142, i64* %storemerge2.reg2mem
br label LBL_29
LBL_29:
%storemerge2.reload = load i64, i64* %storemerge2.reg2mem
%indvars.iv.next40 = add nuw nsw i64 %indvars.iv39.reload, 1
%exitcond42 = icmp eq i64 %indvars.iv.next40, %wide.trip.count41
store i64 %indvars.iv.next40, i64* %indvars.iv39.reg2mem
store i64 %storemerge2.reload, i64* %sv_0.0.in11.reg2mem
store i64 %storemerge2.reload, i64* %sv_0.0.in.lcssa.reg2mem
br i1 %exitcond42, label LBL_30, label LBL_26
LBL_30:
%sv_0.0.in.lcssa.reload = load i64, i64* %sv_0.0.in.lcssa.reg2mem
%143 = add i64 %2, 20
%144 = inttoptr i64 %143 to i32*
%145 = load i32, i32* %144, align 4
%146 = call i128 @FUNC(i32 %145)
%147 = call i64 @FUNC(i64 %3)
%148 = add i64 %2, 24
%149 = inttoptr i64 %148 to i32*
%150 = load i32, i32* %149, align 4
%151 = call i128 @FUNC(i32 %150)
%152 = call i64 @FUNC(i64 %3)
%153 = add i64 %sv_0.0.in.lcssa.reload, 4294967295
%154 = and i64 %153, 4294967295
%155 = call i64 @FUNC(i64 %3, i64 4, i64 %154)
%156 = add i64 %2, 28
%157 = inttoptr i64 %156 to i32*
%158 = load i32, i32* %157, align 4
%159 = zext i32 %158 to i64
%160 = call i64 @FUNC(i64 %3, i64 1, i64 %159)
%161 = icmp sgt i32 %118, 0
store i64 0, i64* %rax.0.in.reg2mem
br i1 %161, label LBL_31, label LBL_33
LBL_31:
%162 = and i64 %sv_0.0.in.lcssa.reload, 4294967295
%wide.trip.count = and i64 %117, 4294967295
store i64 0, i64* %indvars.iv.reg2mem
br label LBL_32
LBL_32:
%indvars.iv.reload = load i64, i64* %indvars.iv.reg2mem
%163 = load i64, i64* %120, align 8
%164 = mul i64 %indvars.iv.reload, 4
%165 = add i64 %163, %164
%166 = inttoptr i64 %165 to i32*
%167 = load i32, i32* %166, align 4
%168 = zext i32 %167 to i64
%169 = call i64 @FUNC(i64 %3, i64 %162, i64 %168)
%indvars.iv.next = add nuw nsw i64 %indvars.iv.reload, 1
%exitcond = icmp eq i64 %indvars.iv.next, %wide.trip.count
store i64 %indvars.iv.next, i64* %indvars.iv.reg2mem
store i64 %wide.trip.count, i64* %rax.0.in.reg2mem
br i1 %exitcond, label LBL_33, label LBL_32
LBL_33:
%rax.0.in.reload = load i64, i64* %rax.0.in.reg2mem
ret i64 %rax.0.in.reload
uselistorder i64 %128, { 1, 0 }
uselistorder i64 %125, { 1, 0 }
uselistorder i64 %117, { 1, 0, 2 }
uselistorder i64 %.reload51, { 1, 0 }
uselistorder i1 %79, { 1, 0 }
uselistorder i32 %storemerge515.reload, { 1, 0 }
uselistorder i32 %.reload47, { 2, 0, 1 }
uselistorder i32 %sv_2.025.reload, { 1, 0 }
uselistorder i32 %sv_1.023.reload, { 3, 4, 1, 2, 0 }
uselistorder i32 %storemerge318.reload, { 1, 0 }
uselistorder i1 %30, { 1, 0 }
uselistorder i32 %storemerge626.reload, { 1, 0 }
uselistorder i32* %8, { 5, 6, 3, 4, 1, 2, 0, 7 }
uselistorder i64 %5, { 1, 0 }
uselistorder i64 %3, { 2, 3, 5, 4, 6, 7, 9, 8, 10, 0, 1, 11, 12, 13, 14 }
uselistorder i64 %2, { 1, 2, 3, 4, 5, 6, 0, 7, 8, 9 }
uselistorder i64* %.reg2mem, { 1, 0, 2 }
uselistorder i32* %storemerge626.reg2mem, { 1, 0, 2 }
uselistorder i32* %storemerge6.lcssa.reg2mem, { 0, 2, 1, 3 }
uselistorder i32* %.reg2mem44, { 2, 1, 0 }
uselistorder i32* %storemerge318.reg2mem, { 2, 1, 0 }
uselistorder i32* %storemerge3.lcssa.reg2mem, { 3, 0, 2, 1 }
uselistorder i32* %.lcssa.reg2mem, { 3, 0, 2, 1 }
uselistorder i32* %.reg2mem46, { 0, 2, 1 }
uselistorder i32* %sv_2.025.reg2mem, { 0, 2, 1 }
uselistorder i32* %sv_1.023.reg2mem, { 0, 2, 1 }
uselistorder i64* %.reg2mem48, { 1, 0, 2 }
uselistorder i32* %storemerge515.reg2mem, { 1, 0, 2 }
uselistorder i32* %storemerge5.lcssa.reg2mem, { 0, 2, 1, 3 }
uselistorder i64* %.reg2mem50, { 1, 0, 2 }
uselistorder i32* %storemerge414.reg2mem, { 1, 0, 2 }
uselistorder i64* %indvars.iv39.reg2mem, { 2, 0, 1 }
uselistorder i64* %sv_0.0.in11.reg2mem, { 2, 0, 1 }
uselistorder i64* %storemerge2.reg2mem, { 0, 2, 1 }
uselistorder i64* %indvars.iv.reg2mem, { 1, 0, 2 }
uselistorder i64 (i64)* @put_float, { 1, 0 }
uselistorder i64 (i64)* @ilog, { 3, 2, 1, 0 }
uselistorder i32 0, { 8, 12, 10, 11, 0, 6, 13, 5, 4, 3, 9, 2, 1, 7 }
uselistorder i64 1, { 3, 4, 2, 0, 5, 6, 7, 1 }
uselistorder i64 8, { 0, 2, 1, 3 }
uselistorder i64 4, { 0, 7, 1, 8, 2, 3, 4, 5, 6, 9 }
uselistorder i64 16, { 1, 0 }
uselistorder i64 4294967295, { 1, 4, 5, 6, 3, 0, 7, 2 }
uselistorder i64 (i64, i64, i64)* @put_bits, { 12, 11, 10, 7, 9, 8, 6, 5, 4, 3, 2, 1, 0 }
uselistorder i64 24, { 2, 0, 1 }
uselistorder label LBL_26, { 1, 0 }
uselistorder label LBL_23, { 1, 3, 0, 2 }
uselistorder label LBL_20, { 1, 0 }
uselistorder label LBL_17, { 1, 0 }
uselistorder label LBL_13, { 1, 0 }
uselistorder label LBL_11, { 1, 0 }
uselistorder label LBL_10, { 2, 0, 1 }
uselistorder label LBL_2, { 1, 0 }
}
|
1
|
CompRealVul
|
pdfobj_flag_12136
|
pdfobj_flag
|
define i64 @FUNC(i32* %arg1, i32* %arg2, i64 %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%sv_0.0.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = trunc i64 %1 to i32
%3 = trunc i64 %arg3 to i32
%4 = urem i32 %3, 32
%5 = shl i32 1, %4
%6 = or i32 %5, %2
store i32 %6, i32* %arg1, align 4
%7 = load i32, i32* inttoptr (i64 4210724 to i32*), align 4
%8 = icmp eq i32 %7, 0
store i64 0, i64* %rax.0.reg2mem
br i1 %8, label LBL_23, label LBL_1
LBL_1:
%sext = mul i64 %arg3, 4294967296
%9 = ashr exact i64 %sext, 32
%10 = and i64 %9, 4294967295
store i64 %10, i64* @0, align 8
%trunc = trunc i64 %9 to i32
store i64 ptrtoint (i64* @gv_0 to i64), i64* %sv_0.0.reg2mem
switch i32 %trunc, label LBL_22 [
i32 0, label LBL_2
i32 1, label LBL_3
i32 2, label LBL_4
i32 3, label LBL_5
i32 4, label LBL_6
i32 5, label LBL_7
i32 6, label LBL_8
i32 7, label LBL_9
i32 8, label LBL_10
i32 9, label LBL_11
i32 10, label LBL_12
i32 11, label LBL_13
i32 12, label LBL_14
i32 13, label LBL_15
i32 14, label LBL_16
i32 15, label LBL_17
i32 16, label LBL_18
i32 17, label LBL_19
i32 18, label LBL_20
i32 19, label LBL_21
]
LBL_2:
store i64 ptrtoint ([26 x i8]* @gv_1 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_3:
store i64 ptrtoint ([23 x i8]* @gv_2 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_4:
store i64 ptrtoint ([25 x i8]* @gv_3 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_5:
store i64 ptrtoint ([16 x i8]* @gv_4 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_6:
store i64 ptrtoint ([24 x i8]* @gv_5 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_7:
store i64 ptrtoint ([16 x i8]* @gv_6 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_8:
store i64 ptrtoint ([18 x i8]* @gv_7 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_9:
store i64 ptrtoint ([19 x i8]* @gv_8 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_10:
store i64 ptrtoint ([25 x i8]* @gv_9 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_11:
store i64 ptrtoint ([17 x i8]* @gv_10 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_12:
store i64 ptrtoint ([20 x i8]* @gv_11 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_13:
store i64 ptrtoint ([17 x i8]* @gv_12 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_14:
store i64 ptrtoint ([15 x i8]* @gv_13 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_15:
store i64 ptrtoint ([28 x i8]* @gv_14 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_16:
store i64 ptrtoint ([16 x i8]* @gv_15 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_17:
store i64 ptrtoint ([18 x i8]* @gv_16 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_18:
store i64 ptrtoint ([23 x i8]* @gv_17 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_19:
store i64 ptrtoint ([17 x i8]* @gv_18 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_20:
store i64 ptrtoint ([15 x i8]* @gv_19 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_21:
store i64 ptrtoint ([28 x i8]* @gv_20 to i64), i64* %sv_0.0.reg2mem
br label LBL_22
LBL_22:
%sv_0.0.reload = load i64, i64* %sv_0.0.reg2mem
%11 = udiv i32 %5, 256
%12 = urem i32 %5, 256
%13 = zext i32 %12 to i64
%14 = zext i32 %11 to i64
%15 = call i64 @FUNC(i8* getelementptr inbounds ([37 x i8], [37 x i8]* @gv_21, i64 0, i64 0), i64 %sv_0.0.reload, i64 %14, i64 %13)
store i64 %15, i64* %rax.0.reg2mem
br label LBL_23
LBL_23:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %9, { 1, 0 }
uselistorder i32 %5, { 1, 0, 2 }
uselistorder i64* %sv_0.0.reg2mem, { 0, 20, 19, 18, 17, 16, 15, 14, 13, 12, 11, 10, 9, 8, 7, 6, 5, 4, 3, 2, 1, 21 }
uselistorder i32 256, { 1, 0 }
uselistorder label LBL_23, { 1, 0 }
}
|
1
|
CompRealVul
|
find_extend_vma_13762
|
find_extend_vma
|
define i64 @FUNC(i64* %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%1 = and i64 %arg2, -4096
%2 = call i64 @FUNC(i64 %0, i64 %1)
%3 = icmp eq i64 %2, 0
%4 = icmp eq i1 %3, false
store i64 0, i64* %rax.0.reg2mem
br i1 %4, label LBL_1, label LBL_7
LBL_1:
%5 = inttoptr i64 %2 to i64*
%6 = load i64, i64* %5, align 8
%7 = icmp ult i64 %1, %6
store i64 %2, i64* %rax.0.reg2mem
br i1 %7, label LBL_2, label LBL_7
LBL_2:
%8 = add i64 %2, 8
%9 = inttoptr i64 %8 to i64*
%10 = load i64, i64* %9, align 8
%11 = urem i64 %10, 2
%12 = icmp eq i64 %11, 0
%13 = icmp eq i1 %12, false
store i64 0, i64* %rax.0.reg2mem
br i1 %13, label LBL_3, label LBL_7
LBL_3:
%14 = call i64 @FUNC(i64 %0)
%15 = trunc i64 %14 to i32
%16 = icmp eq i32 %15, 0
%17 = icmp eq i1 %16, false
store i64 0, i64* %rax.0.reg2mem
br i1 %17, label LBL_4, label LBL_7
LBL_4:
%18 = load i64, i64* %5, align 8
%19 = call i64 @FUNC(i64 %2, i64 %1)
%20 = trunc i64 %19 to i32
%21 = icmp eq i32 %20, 0
store i64 0, i64* %rax.0.reg2mem
br i1 %21, label LBL_5, label LBL_7
LBL_5:
%22 = load i64, i64* %9, align 8
%23 = and i64 %22, 2
%24 = icmp eq i64 %23, 0
store i64 %2, i64* %rax.0.reg2mem
br i1 %24, label LBL_7, label LBL_6
LBL_6:
%25 = call i64 @FUNC(i64 %2, i64 %1, i64 %18, i64 0)
store i64 %2, i64* %rax.0.reg2mem
br label LBL_7
LBL_7:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %2, { 1, 3, 0, 4, 5, 2, 6, 7 }
uselistorder i64* %rax.0.reg2mem, { 0, 2, 1, 3, 4, 5, 6, 7 }
uselistorder i64 2, { 1, 0 }
uselistorder label LBL_7, { 1, 0, 2, 3, 4, 5, 6 }
}
|
0
|
CompRealVul
|
iniparser_getdouble_12952
|
iniparser_getdouble
|
define i128 @FUNC(i64* %arg1, i8* %arg2) local_unnamed_addr {
LBL_0:
%0 = alloca i128
%storemerge.reg2mem = alloca i64
%1 = load i128, i128* %0
%2 = ptrtoint i8* %arg2 to i64
%3 = ptrtoint i64* %arg1 to i64
%4 = call i64 @FUNC(i128 %1)
%5 = call i64 @FUNC(i64 %3, i64 %2, i64 0)
%6 = icmp eq i64 %5, 0
%7 = icmp eq i1 %6, false
store i64 %4, i64* %storemerge.reg2mem
br i1 %7, label LBL_1, label LBL_2
LBL_1:
%8 = inttoptr i64 %5 to i8*
%9 = call double @atof(i8* %8)
%10 = fptrunc double %9 to float
%11 = bitcast float %10 to i32
%12 = sext i32 %11 to i128
%13 = call i64 @FUNC(i128 %12)
store i64 %13, i64* %storemerge.reg2mem
br label LBL_2
LBL_2:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
%14 = call i128 @__asm_movq.1(i64 %storemerge.reload)
ret i128 %14
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder label LBL_2, { 1, 0 }
}
|
1
|
CompRealVul
|
cirrus_bitblt_reset_9244
|
cirrus_bitblt_reset
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%1 = add i64 %0, 196
%2 = inttoptr i64 %1 to i32*
%3 = load i32, i32* %2, align 4
%4 = and i32 %3, -8
store i32 %4, i32* %2, align 4
%5 = add i64 %0, 1024
%6 = inttoptr i64 %5 to i64*
%7 = load i64, i64* %6, align 8
%8 = add i64 %0, 1048
%9 = icmp eq i64 %7, %8
%10 = icmp eq i1 %9, false
br i1 %10, label LBL_2, label LBL_1
LBL_1:
%11 = add i64 %0, 1032
%12 = inttoptr i64 %11 to i64*
%13 = load i64, i64* %12, align 8
%14 = icmp ne i64 %13, %8
%phitmp = icmp eq i1 %14, false
store i64 %8, i64* %6, align 8
store i64 %8, i64* %12, align 8
%15 = add i64 %0, 1040
%16 = inttoptr i64 %15 to i32*
store i32 0, i32* %16, align 4
store i64 %0, i64* %rax.0.reg2mem
br i1 %phitmp, label LBL_4, label LBL_3
LBL_2:
store i64 %8, i64* %6, align 8
%17 = add i64 %0, 1032
%18 = inttoptr i64 %17 to i64*
store i64 %8, i64* %18, align 8
%19 = add i64 %0, 1040
%20 = inttoptr i64 %19 to i32*
store i32 0, i32* %20, align 4
br label LBL_3
LBL_3:
%21 = call i64 @FUNC(i64 %0)
store i64 %21, i64* %rax.0.reg2mem
br label LBL_4
LBL_4:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %0, { 3, 1, 2, 0, 4, 7, 6, 5, 8 }
uselistorder label LBL_4, { 1, 0 }
}
|
0
|
CompRealVul
|
l2cap_create_basic_pdu_4803
|
l2cap_create_basic_pdu
|
define i64 @FUNC(i64* %arg1, i32* %arg2, i64 %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = load i64, i64* %0
%3 = load i64, i64* %0
%4 = load i64, i64* %0
%5 = ptrtoint i64* %arg1 to i64
%6 = call i64 @FUNC(i8* getelementptr inbounds ([16 x i8], [16 x i8]* @gv_0, i64 0, i64 0), i64 %5, i64 %arg3, i64 %4, i64 %2, i64 %1)
%7 = icmp ugt i64* %arg1, inttoptr (i64 -1001 to i64*)
store i64 %5, i64* %rax.0.reg2mem
br i1 %7, label LBL_3, label LBL_1
LBL_1:
%8 = and i64 %3, 4294967295
%9 = add nsw i64 %8, -4
%10 = icmp ugt i64 %9, %arg3
%11 = select i1 %10, i64 %arg3, i64 %9
%12 = trunc i64 %11 to i32
%13 = call i64 @FUNC(i64 %5, i64 4)
%14 = add i64 %5, 16
%15 = inttoptr i64 %14 to i16*
%16 = load i16, i16* %15, align 2
%17 = inttoptr i64 %13 to i16*
store i16 %16, i16* %17, align 2
%18 = trunc i64 %arg3 to i16
%19 = add i64 %13, 2
%20 = inttoptr i64 %19 to i16*
store i16 %18, i16* %20, align 2
%21 = ptrtoint i32* %arg2 to i64
%22 = call i64 @FUNC(i64 %5, i64 %21, i64 %arg3, i32 %12, i64 %5)
%23 = trunc i64 %22 to i32
%24 = icmp sgt i32 %23, -1
store i64 %5, i64* %rax.0.reg2mem
br i1 %24, label LBL_3, label LBL_2
LBL_2:
%25 = call i64 @FUNC(i64 %5)
%sext = mul i64 %22, 4294967296
%26 = ashr exact i64 %sext, 32
store i64 %26, i64* %rax.0.reg2mem
br label LBL_3
LBL_3:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %5, { 2, 0, 4, 3, 5, 6, 1, 7 }
uselistorder i64* %rax.0.reg2mem, { 0, 3, 1, 2 }
uselistorder i64* %0, { 3, 2, 1, 0 }
uselistorder label LBL_3, { 2, 0, 1 }
}
|
0
|
CompRealVul
|
ff_ape_parse_tag_1977
|
ff_ape_parse_tag
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%storemerge1.reg2mem = alloca i32
%1 = load i64, i64* %0
%2 = load i64, i64* %0
%3 = ptrtoint i64* %arg1 to i64
%sv_0 = alloca i64, align 8
%4 = call i64 @FUNC(i64 %3)
%5 = trunc i64 %4 to i32
%6 = icmp sgt i32 %5, 31
store i64 0, i64* %rax.0.reg2mem
br i1 %6, label LBL_1, label LBL_14
LBL_1:
%7 = add i64 %4, 4294967264
%8 = and i64 %7, 4294967295
%9 = call i64 @FUNC(i64 %3, i64 %8, i64 0)
%10 = call i64 @FUNC(i64 %3, i64* nonnull %sv_0, i64 8)
%11 = bitcast i64* %sv_0 to i8*
%12 = call i32 @strncmp(i8* nonnull %11, i8* getelementptr inbounds ([9 x i8], [9 x i8]* @gv_0, i64 0, i64 0), i32 8)
%13 = icmp eq i32 %12, 0
store i64 0, i64* %rax.0.reg2mem
br i1 %13, label LBL_2, label LBL_14
LBL_2:
%14 = call i64 @FUNC(i64 %3)
%15 = trunc i64 %14 to i32
%16 = icmp ult i32 %15, 1001
br i1 %16, label LBL_4, label LBL_3
LBL_3:
%17 = call i64 @FUNC(i64 %3, i64 0, i8* getelementptr inbounds ([33 x i8], [33 x i8]* @gv_1, i64 0, i64 0), i64 1000, i64 %2, i64 %1)
store i64 0, i64* %rax.0.reg2mem
br label LBL_14
LBL_4:
%18 = ptrtoint i64* %sv_0 to i64
%19 = call i64 @FUNC(i64 %3)
%20 = trunc i64 %19 to i32
%21 = add i32 %20, -32
%22 = icmp ult i32 %21, 16777217
br i1 %22, label LBL_6, label LBL_5
LBL_5:
%23 = call i64 @FUNC(i64 %3, i64 0, i8* getelementptr inbounds ([25 x i8], [25 x i8]* @gv_2, i64 0, i64 0), i64 %18, i64 %2, i64 %1)
store i64 0, i64* %rax.0.reg2mem
br label LBL_14
LBL_6:
%24 = add i32 %5, -32
%25 = icmp ult i32 %24, %20
br i1 %25, label LBL_7, label LBL_8
LBL_7:
%26 = and i64 %19, 4294967295
%27 = call i64 @FUNC(i64 %3, i64 0, i8* getelementptr inbounds ([22 x i8], [22 x i8]* @gv_3, i64 0, i64 0), i64 %26, i64 %2, i64 %1)
store i64 0, i64* %rax.0.reg2mem
br label LBL_14
LBL_8:
%28 = call i64 @FUNC(i64 %3)
%29 = trunc i64 %28 to i32
%30 = icmp ult i32 %29, 65537
br i1 %30, label LBL_10, label LBL_9
LBL_9:
%31 = and i64 %28, 4294967295
%32 = call i64 @FUNC(i64 %3, i64 0, i8* getelementptr inbounds ([26 x i8], [26 x i8]* @gv_4, i64 0, i64 0), i64 %31, i64 %2, i64 %1)
store i64 0, i64* %rax.0.reg2mem
br label LBL_14
LBL_10:
%33 = call i64 @FUNC(i64 %3)
%34 = urem i64 %33, 2
%35 = icmp eq i64 %34, 0
br i1 %35, label LBL_12, label LBL_11
LBL_11:
%36 = call i64 @FUNC(i64 %3, i64 0, i8* getelementptr inbounds ([21 x i8], [21 x i8]* @gv_5, i64 0, i64 0), i64 %18, i64 %2, i64 %1)
store i64 0, i64* %rax.0.reg2mem
br label LBL_14
LBL_12:
%37 = sub i64 %4, %19
%38 = add i64 %37, 4294967264
%39 = and i64 %38, 4294967295
%40 = and i64 %37, 4294967295
%41 = call i64 @FUNC(i64 %3, i64 %40, i64 0)
%42 = icmp eq i32 %29, 0
store i32 0, i32* %storemerge1.reg2mem
store i64 %39, i64* %rax.0.reg2mem
br i1 %42, label LBL_14, label LBL_13
LBL_13:
%storemerge1.reload = load i32, i32* %storemerge1.reg2mem
%43 = call i64 @FUNC(i64 %3)
%44 = trunc i64 %43 to i32
%45 = icmp sgt i32 %44, -1
%46 = add nuw i32 %storemerge1.reload, 1
%47 = icmp ult i32 %46, %29
%or.cond = icmp eq i1 %47, %45
store i32 %46, i32* %storemerge1.reg2mem
store i64 %39, i64* %rax.0.reg2mem
br i1 %or.cond, label LBL_13, label LBL_14
LBL_14:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %19, { 1, 0, 2 }
uselistorder i64 %18, { 1, 0 }
uselistorder i64* %sv_0, { 2, 0, 1 }
uselistorder i64 %3, { 4, 5, 3, 6, 2, 7, 8, 1, 9, 0, 10, 12, 11, 13 }
uselistorder i64 %2, { 4, 3, 2, 1, 0 }
uselistorder i64 %1, { 4, 3, 2, 1, 0 }
uselistorder i32* %storemerge1.reg2mem, { 2, 0, 1 }
uselistorder i64* %rax.0.reg2mem, { 0, 1, 2, 8, 7, 9, 6, 5, 3, 4 }
uselistorder i64* %0, { 1, 0 }
uselistorder i64 (i64, i64, i8*, i64, i64, i64)* @av_log, { 4, 3, 2, 1, 0 }
uselistorder i64 (i64)* @avio_rl32, { 3, 2, 1, 0 }
uselistorder i64 (i64, i64, i64)* @avio_seek, { 1, 0 }
uselistorder i64 4294967295, { 1, 3, 2, 0, 4 }
uselistorder label LBL_14, { 0, 1, 4, 5, 6, 7, 8, 2, 3 }
uselistorder label LBL_13, { 1, 0 }
}
|
0
|
CompRealVul
|
armv7m_bitband_init_1921
|
armv7m_bitband_init
|
define i64 @FUNC() local_unnamed_addr {
LBL_0:
%0 = call i64 @FUNC(i64 0, i8* getelementptr inbounds ([19 x i8], [19 x i8]* @gv_0, i64 0, i64 0))
%1 = call i64 @FUNC(i64 %0, i8* getelementptr inbounds ([5 x i8], [5 x i8]* @gv_1, i64 0, i64 0), i64 536870912)
%2 = call i64 @FUNC(i64 %0)
%3 = call i64 @FUNC(i64 %0)
%4 = call i64 @FUNC(i64 %3, i64 0, i64 570425344)
%5 = call i64 @FUNC(i64 0, i8* getelementptr inbounds ([19 x i8], [19 x i8]* @gv_0, i64 0, i64 0))
%6 = call i64 @FUNC(i64 %5, i8* getelementptr inbounds ([5 x i8], [5 x i8]* @gv_1, i64 0, i64 0), i64 1073741824)
%7 = call i64 @FUNC(i64 %5)
%8 = call i64 @FUNC(i64 %5)
%9 = call i64 @FUNC(i64 %8, i64 0, i64 1107296256)
ret i64 %9
uselistorder i64 (i64, i64, i64)* @sysbus_mmio_map, { 1, 0 }
uselistorder i64 (i64)* @sysbus_from_qdev, { 1, 0 }
uselistorder i64 (i64)* @qdev_init_nofail, { 1, 0 }
uselistorder i64 (i64, i8*, i64)* @qdev_prop_set_uint32, { 1, 0 }
uselistorder i64 (i64, i8*)* @qdev_create, { 1, 0 }
}
|
0
|
CompRealVul
|
hbitmap_reset_16117
|
hbitmap_reset
|
define i64 @FUNC(i64* %arg1, i64 %arg2, i64 %arg3) local_unnamed_addr {
LBL_0:
%0 = ptrtoint i64* %arg1 to i64
%1 = add i64 %arg2, -1
%2 = add i64 %1, %arg3
%3 = add i64 %0, 8
%4 = inttoptr i64 %3 to i8*
%5 = load i8, i8* %4, align 1
%6 = urem i8 %5, 64
%7 = zext i8 %6 to i64
%rdi.0 = lshr i64 %2, %7
%rdx.0 = lshr i64 %arg2, %7
%8 = call i64 @FUNC(i64 %0, i64 %arg2, i64 %arg3, i64 %rdx.0, i64 %rdi.0)
%9 = load i8, i8* %4, align 1
%10 = urem i8 %9, 64
%11 = zext i8 %10 to i64
%sv_0.0 = lshr i64 %arg2, %11
%sv_1.0 = lshr i64 %2, %11
%12 = call i64 @FUNC(i64 %0, i64 %sv_0.0, i64 %sv_1.0)
%13 = sub i64 %0, %12
store i64 %13, i64* %arg1, align 8
%14 = call i64 @FUNC(i64 %0, i64 9, i64 %sv_0.0, i64 %sv_1.0)
ret i64 %14
uselistorder i64 %0, { 0, 2, 1, 3, 4 }
uselistorder i64 %arg3, { 1, 0 }
uselistorder i64 %arg2, { 1, 3, 2, 0 }
}
|
1
|
CompRealVul
|
set_k_acc_5632
|
set_k_acc
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%indvars.iv.reg2mem = alloca i64
%sv_0.2.lcssa.reg2mem = alloca i32
%sv_0.211.reg2mem = alloca i32
%storemerge112.reg2mem = alloca i32
%.reg2mem37 = alloca i64
%sv_0.1.reg2mem = alloca i32
%storemerge27.reg2mem = alloca i32
%storemerge210.reg2mem = alloca i32
%sv_0.0.reg2mem = alloca i32
%storemerge415.reg2mem = alloca i32
%.reg2mem35 = alloca i64
%storemerge317.reg2mem = alloca i32
%.reg2mem = alloca i64
%rdi = alloca i64, align 8
%1 = load i64, i64* %0
%sv_1 = alloca i64, align 8
%2 = ptrtoint i64* %sv_1 to i64
%3 = bitcast i64* %rdi to i32*
%4 = trunc i64 %1 to i32
%5 = icmp slt i32 %4, 1
br i1 %5, label LBL_2, label LBL_1
LBL_1:
%6 = add i64 %2, -40
%7 = add i64 %2, -48
store i64 0, i64* %.reg2mem
store i32 0, i32* %storemerge317.reg2mem
br label LBL_4
LBL_2:
%8 = icmp eq i32 %4, 0
store i32 0, i32* %sv_0.0.reg2mem
br i1 %8, label LBL_6, label LBL_3
LBL_3:
%9 = add i64 %2, -40
%10 = add i64 %2, -48
store i64 0, i64* %.reg2mem35
store i32 0, i32* %storemerge415.reg2mem
br label LBL_5
LBL_4:
%storemerge317.reload = load i32, i32* %storemerge317.reg2mem
%.reload = load i64, i64* %.reg2mem
%11 = add i64 %6, %.reload
%12 = inttoptr i64 %11 to i8*
store i8 1, i8* %12, align 1
%13 = add i64 %.reload, ptrtoint (i8** @gv_0 to i64)
%14 = inttoptr i64 %13 to i8*
%15 = load i8, i8* %14, align 1
%16 = add i64 %7, %.reload
%17 = inttoptr i64 %16 to i8*
store i8 %15, i8* %17, align 1
%18 = add i32 %storemerge317.reload, 1
%19 = load i32, i32* %3, align 8
%20 = zext i32 %19 to i64
%21 = sext i32 %18 to i64
%22 = icmp slt i64 %21, %20
store i64 %21, i64* %.reg2mem
store i32 %18, i32* %storemerge317.reg2mem
store i32 %18, i32* %sv_0.0.reg2mem
br i1 %22, label LBL_4, label LBL_6
LBL_5:
%storemerge415.reload = load i32, i32* %storemerge415.reg2mem
%.reload36 = load i64, i64* %.reg2mem35
%23 = add i64 %9, %.reload36
%24 = inttoptr i64 %23 to i8*
store i8 -1, i8* %24, align 1
%25 = add i64 %.reload36, ptrtoint (i8** @gv_1 to i64)
%26 = inttoptr i64 %25 to i8*
%27 = load i8, i8* %26, align 1
%28 = add i64 %10, %.reload36
%29 = inttoptr i64 %28 to i8*
store i8 %27, i8* %29, align 1
%30 = add i32 %storemerge415.reload, 1
%31 = load i32, i32* %3, align 8
%32 = sub i32 0, %31
%33 = zext i32 %32 to i64
%34 = sext i32 %30 to i64
%35 = icmp slt i64 %34, %33
store i64 %34, i64* %.reg2mem35
store i32 %30, i32* %storemerge415.reg2mem
store i32 %30, i32* %sv_0.0.reg2mem
br i1 %35, label LBL_5, label LBL_6
LBL_6:
%36 = ptrtoint i64* %arg1 to i64
%sv_0.0.reload = load i32, i32* %sv_0.0.reg2mem
%37 = add i64 %36, 4
%38 = inttoptr i64 %37 to i32*
%39 = load i32, i32* %38, align 4
%40 = icmp eq i32 %39, 0
store i32 %sv_0.0.reload, i32* %sv_0.2.lcssa.reg2mem
br i1 %40, label LBL_18, label LBL_7
LBL_7:
%41 = add i64 %2, -48
%42 = add i64 %2, -40
%43 = trunc i64 %36 to i32
store i64 0, i64* %.reg2mem37
store i32 0, i32* %storemerge112.reg2mem
store i32 %sv_0.0.reload, i32* %sv_0.211.reg2mem
br label LBL_16
LBL_8:
%storemerge210.reload = load i32, i32* %storemerge210.reg2mem
%44 = sext i32 %storemerge210.reload to i64
%45 = add i64 %41, %44
%46 = inttoptr i64 %45 to i8*
%47 = load i8, i8* %46, align 1
%48 = icmp eq i8 %47, %82
%49 = icmp eq i1 %48, false
br i1 %49, label LBL_10, label LBL_9
LBL_9:
%50 = add i64 %79, 8
%51 = inttoptr i64 %50 to i8*
%52 = load i8, i8* %51, align 1
%53 = add i64 %42, %44
%54 = inttoptr i64 %53 to i8*
store i8 %52, i8* %54, align 1
store i32 %storemerge210.reload, i32* %storemerge27.reg2mem
br label LBL_11
LBL_10:
%55 = add nuw i32 %storemerge210.reload, 1
%56 = icmp slt i32 %55, %sv_0.211.reload
store i32 %55, i32* %storemerge210.reg2mem
store i32 %55, i32* %storemerge27.reg2mem
br i1 %56, label LBL_8, label LBL_11
LBL_11:
%storemerge27.reload = load i32, i32* %storemerge27.reg2mem
%57 = icmp eq i32 %storemerge27.reload, %sv_0.211.reload
%58 = icmp eq i1 %57, false
store i32 %sv_0.211.reload, i32* %sv_0.1.reg2mem
br i1 %58, label LBL_15, label LBL_12
LBL_12:
%59 = icmp ult i32 %sv_0.211.reload, 8
br i1 %59, label LBL_14, label LBL_13
LBL_13:
call void (i32, i32, i8*, ...) @error(i32 1, i32 %43, i8* getelementptr inbounds ([21 x i8], [21 x i8]* @gv_2, i64 0, i64 0))
store i32 %sv_0.211.reload, i32* %sv_0.1.reg2mem
br label LBL_15
LBL_14:
%60 = add i64 %.reload38, %36
%61 = add i64 %60, 8
%62 = inttoptr i64 %61 to i8*
%63 = load i8, i8* %62, align 1
%64 = sext i32 %storemerge27.reload to i64
%65 = add i64 %42, %64
%66 = inttoptr i64 %65 to i8*
store i8 %63, i8* %66, align 1
%67 = add i64 %60, 16
%68 = inttoptr i64 %67 to i8*
%69 = load i8, i8* %68, align 1
%70 = add i64 %41, %64
%71 = inttoptr i64 %70 to i8*
store i8 %69, i8* %71, align 1
%72 = add i32 %sv_0.211.reload, 1
store i32 %72, i32* %sv_0.1.reg2mem
br label LBL_15
LBL_15:
%sv_0.1.reload = load i32, i32* %sv_0.1.reg2mem
%73 = add i32 %storemerge112.reload, 1
%74 = load i32, i32* %38, align 4
%75 = zext i32 %74 to i64
%76 = sext i32 %73 to i64
%77 = icmp slt i64 %76, %75
store i64 %76, i64* %.reg2mem37
store i32 %73, i32* %storemerge112.reg2mem
store i32 %sv_0.1.reload, i32* %sv_0.211.reg2mem
store i32 %sv_0.1.reload, i32* %sv_0.2.lcssa.reg2mem
br i1 %77, label LBL_16, label LBL_18
LBL_16:
%sv_0.211.reload = load i32, i32* %sv_0.211.reg2mem
%storemerge112.reload = load i32, i32* %storemerge112.reg2mem
%.reload38 = load i64, i64* %.reg2mem37
%78 = icmp sgt i32 %sv_0.211.reload, 0
store i32 0, i32* %storemerge27.reg2mem
br i1 %78, label LBL_8.lr.ph, label LBL_11
LBL_17:
%79 = add i64 %.reload38, %36
%80 = add i64 %79, 16
%81 = inttoptr i64 %80 to i8*
%82 = load i8, i8* %81, align 1
store i32 0, i32* %storemerge210.reg2mem
br label LBL_8
LBL_18:
%sv_0.2.lcssa.reload = load i32, i32* %sv_0.2.lcssa.reg2mem
%83 = icmp sgt i32 %sv_0.2.lcssa.reload, 0
br i1 %83, label LBL_19, label LBL_21
LBL_19:
%84 = add i64 %2, -40
%85 = add i64 %2, -48
%wide.trip.count = zext i32 %sv_0.2.lcssa.reload to i64
store i64 0, i64* %indvars.iv.reg2mem
br label LBL_20
LBL_20:
%indvars.iv.reload = load i64, i64* %indvars.iv.reg2mem
%86 = add i64 %84, %indvars.iv.reload
%87 = inttoptr i64 %86 to i8*
%88 = load i8, i8* %87, align 1
%89 = add i64 %indvars.iv.reload, %36
%90 = add i64 %89, 8
%91 = inttoptr i64 %90 to i8*
store i8 %88, i8* %91, align 1
%92 = add i64 %85, %indvars.iv.reload
%93 = inttoptr i64 %92 to i8*
%94 = load i8, i8* %93, align 1
%95 = add i64 %89, 16
%96 = inttoptr i64 %95 to i8*
store i8 %94, i8* %96, align 1
%indvars.iv.next = add nuw nsw i64 %indvars.iv.reload, 1
%exitcond = icmp eq i64 %indvars.iv.next, %wide.trip.count
store i64 %indvars.iv.next, i64* %indvars.iv.reg2mem
br i1 %exitcond, label LBL_21, label LBL_20
LBL_21:
store i32 %sv_0.2.lcssa.reload, i32* %38, align 4
ret i64 %36
uselistorder i64 %indvars.iv.reload, { 0, 1, 3, 2 }
uselistorder i32 %sv_0.2.lcssa.reload, { 0, 2, 1 }
uselistorder i64 %79, { 1, 0 }
uselistorder i32 %sv_0.211.reload, { 4, 3, 1, 5, 2, 6, 0 }
uselistorder i32 %storemerge27.reload, { 1, 0 }
uselistorder i32 %storemerge210.reload, { 1, 0, 2 }
uselistorder i64 %42, { 1, 0 }
uselistorder i64 %41, { 1, 0 }
uselistorder i32* %38, { 0, 2, 1 }
uselistorder i32 %sv_0.0.reload, { 1, 0 }
uselistorder i64 %36, { 3, 0, 2, 1, 4, 5 }
uselistorder i64 %.reload36, { 1, 0, 2 }
uselistorder i64 %.reload, { 1, 0, 2 }
uselistorder i32* %3, { 1, 0 }
uselistorder i64 %2, { 2, 3, 5, 4, 6, 7, 0, 1 }
uselistorder i64* %.reg2mem, { 1, 0, 2 }
uselistorder i32* %storemerge317.reg2mem, { 1, 0, 2 }
uselistorder i64* %.reg2mem35, { 1, 0, 2 }
uselistorder i32* %storemerge415.reg2mem, { 1, 0, 2 }
uselistorder i32* %sv_0.0.reg2mem, { 0, 2, 1, 3 }
uselistorder i32* %storemerge210.reg2mem, { 2, 1, 0 }
uselistorder i32* %storemerge27.reg2mem, { 2, 0, 1, 3 }
uselistorder i32* %sv_0.1.reg2mem, { 0, 2, 1, 3 }
uselistorder i64* %indvars.iv.reg2mem, { 1, 0, 2 }
uselistorder i64 16, { 0, 2, 1 }
uselistorder i1 false, { 1, 0 }
uselistorder i32 0, { 8, 2, 1, 7, 0, 9, 10, 4, 3, 6, 5 }
uselistorder label LBL_16, { 1, 0 }
uselistorder label LBL_11, { 1, 0, 2 }
uselistorder label LBL_6, { 1, 0, 2 }
uselistorder label LBL_5, { 1, 0 }
uselistorder label LBL_4, { 1, 0 }
}
|
0
|
CompRealVul
|
schedule_debug_13740
|
schedule_debug
|
define i64 @FUNC(i64* %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%0 = ptrtoint i64* %arg1 to i64
%1 = call i64 @FUNC(i64 %0)
%2 = trunc i64 %1 to i32
%3 = icmp eq i32 %2, 0
br i1 %3, label LBL_2, label LBL_1
LBL_1:
%4 = call i64 @FUNC(i8* getelementptr inbounds ([47 x i8], [47 x i8]* @gv_0, i64 0, i64 0))
unreachable
LBL_2:
%5 = call i64 @FUNC()
%6 = trunc i64 %5 to i32
%7 = icmp eq i32 %6, 0
%8 = icmp eq i1 %7, false
%9 = icmp eq i1 %8, false
br i1 %9, label LBL_4, label LBL_3
LBL_3:
%10 = call i64 @FUNC(i64 %0)
%11 = call i64 @FUNC(i64 1)
br label LBL_4
LBL_4:
%12 = call i64 @FUNC()
%13 = call i64 @FUNC(i64 0, i64 %arg2)
%14 = load i32, i32* inttoptr (i64 4210764 to i32*), align 4
%15 = call i64 @FUNC()
%16 = zext i32 %14 to i64
%17 = call i64 @FUNC(i64 %15, i64 %16)
ret i64 %17
}
|
0
|
CompRealVul
|
virtio_net_receive_158
|
virtio_net_receive
|
define i64 @FUNC(i64 %arg1, i64* %arg2, i64 %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%1 = alloca i32
%rax.0.reg2mem = alloca i64
%sv_0.0.lcssa48.reg2mem = alloca i64
%storemerge.reg2mem = alloca i64
%sv_1.0.reg2mem = alloca i32
%sv_2.0.reg2mem = alloca i64
%sv_3.1.reg2mem = alloca i32
%sv_3.0.reg2mem = alloca i32
%.reg2mem = alloca i64
%sv_2.12768.reg2mem = alloca i64
%sv_0.02669.reg2mem = alloca i32
%sv_3.22570.reg2mem = alloca i32
%2 = load i64, i64* %0
%3 = load i64, i64* %0
%sv_4 = alloca i64, align 8
%sv_5 = alloca i64, align 8
%4 = load i32, i32* %1
%sv_6 = alloca i64, align 8
%5 = call i64 @FUNC(i64 %arg1)
%6 = call i64 @FUNC(i64 %arg1)
%7 = call i64 @FUNC(i64 %arg1)
%8 = trunc i64 %7 to i32
%9 = icmp eq i32 %8, 0
%10 = icmp eq i1 %9, false
store i64 -1, i64* %rax.0.reg2mem
br i1 %10, label LBL_1, label LBL_21
LBL_1:
%11 = add i64 %5, 8
%12 = inttoptr i64 %11 to i64*
%13 = load i64, i64* %12, align 8
%14 = add i64 %13, %arg3
%15 = add i64 %5, 16
%16 = inttoptr i64 %15 to i64*
%17 = load i64, i64* %16, align 8
%18 = sub i64 %14, %17
%19 = call i64 @FUNC(i64 %6, i64 %18)
%20 = trunc i64 %19 to i32
%21 = icmp eq i32 %20, 0
%22 = icmp eq i1 %21, false
store i64 0, i64* %rax.0.reg2mem
br i1 %22, label LBL_2, label LBL_21
LBL_2:
%23 = ptrtoint i64* %arg2 to i64
%24 = call i64 @FUNC(i64 %5, i64 %23, i64 %arg3)
%25 = trunc i64 %24 to i32
%26 = icmp eq i32 %25, 0
%27 = icmp eq i1 %26, false
store i64 %arg3, i64* %rax.0.reg2mem
br i1 %27, label LBL_3, label LBL_21
LBL_3:
%28 = icmp eq i64 %arg3, 0
%.pre87 = inttoptr i64 %6 to i64*
store i64 0, i64* %sv_0.0.lcssa48.reg2mem
br i1 %28, label LBL_20, label LBL_4
LBL_4:
%29 = inttoptr i64 %5 to i32*
%30 = icmp eq i32 %4, 0
%31 = icmp slt i32 %4, 0
%32 = icmp eq i1 %31, false
%33 = icmp eq i1 %30, false
%34 = icmp eq i1 %32, %33
%35 = load i64, i64* %.pre87, align 8
%36 = call i64 @FUNC(i64 %35, i64* nonnull %sv_6)
%37 = trunc i64 %36 to i32
%38 = icmp eq i32 %37, 0
%39 = icmp eq i1 %38, false
store i32 0, i32* %sv_3.22570.reg2mem
store i32 0, i32* %sv_0.02669.reg2mem
store i64 0, i64* %sv_2.12768.reg2mem
store i64 -1, i64* %rax.0.reg2mem
br i1 %39, label LBL_7, label LBL_21
LBL_5:
%40 = icmp eq i32 %71, 0
%41 = icmp eq i1 %40, false
store i64 -1, i64* %rax.0.reg2mem
br i1 %41, label LBL_6, label LBL_21
LBL_6:
%42 = load i64, i64* %12, align 8
%43 = load i32, i32* %29, align 4
%44 = sext i32 %71 to i64
%45 = call i64 @FUNC(i8* getelementptr inbounds ([133 x i8], [133 x i8]* @gv_0, i64 0, i64 0), i64 %44, i32 %43, i64 %64, i64 %arg3, i64 %42)
call void @exit(i32 1)
unreachable
LBL_7:
br i1 %34, label LBL_9, label LBL_8
LBL_8:
%46 = ptrtoint i64* %sv_6 to i64
%47 = trunc i64 %46 to i32
%48 = call i64 @FUNC(i8* getelementptr inbounds ([48 x i8], [48 x i8]* @gv_1, i64 0, i64 0), i64 %46, i32 %47, i64 %23, i64 %3, i64 %2)
call void @exit(i32 1)
unreachable
LBL_9:
%.reload = load i64, i64* %.reg2mem
%sv_2.12768.reload = load i64, i64* %sv_2.12768.reg2mem
%sv_0.02669.reload = load i32, i32* %sv_0.02669.reg2mem
%sv_3.22570.reload = load i32, i32* %sv_3.22570.reg2mem
%49 = icmp eq i32 %sv_0.02669.reload, 0
%50 = icmp eq i1 %49, false
store i32 %sv_3.22570.reload, i32* %sv_3.1.reg2mem
store i64 %sv_2.12768.reload, i64* %sv_2.0.reg2mem
store i32 0, i32* %sv_1.0.reg2mem
store i64 0, i64* %storemerge.reg2mem
br i1 %50, label LBL_15, label LBL_10
LBL_10:
%51 = icmp eq i64 %sv_2.12768.reload, 0
br i1 %51, label LBL_12, label LBL_11
LBL_11:
call void @__assert_fail(i8* getelementptr inbounds ([12 x i8], [12 x i8]* @gv_2, i64 0, i64 0), i8* getelementptr inbounds ([52 x i8], [52 x i8]* @gv_3, i64 0, i64 0), i32 95, i8* getelementptr inbounds ([19 x i8], [19 x i8]* @gv_4, i64 0, i64 0))
br label LBL_12
LBL_12:
%52 = load i32, i32* %29, align 4
%53 = icmp eq i32 %52, 0
store i32 %sv_3.22570.reload, i32* %sv_3.0.reg2mem
br i1 %53, label LBL_14, label LBL_13
LBL_13:
%54 = call i64 @FUNC(i64* nonnull %sv_5, i64 256, i64 %.reload, i32 %4, i64 0, i64 4)
%55 = trunc i64 %54 to i32
store i32 %55, i32* %sv_3.0.reg2mem
br label LBL_14
LBL_14:
%sv_3.0.reload = load i32, i32* %sv_3.0.reg2mem
%56 = call i64 @FUNC(i64 %5, i64 %.reload, i32 %4, i64 %23, i64 %arg3)
%57 = load i64, i64* %16, align 8
%58 = load i64, i64* %12, align 8
%59 = trunc i64 %58 to i32
store i32 %sv_3.0.reload, i32* %sv_3.1.reg2mem
store i64 %57, i64* %sv_2.0.reg2mem
store i32 %59, i32* %sv_1.0.reg2mem
store i64 %58, i64* %storemerge.reg2mem
br label LBL_15
LBL_15:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
%sv_2.0.reload = load i64, i64* %sv_2.0.reg2mem
%60 = sub i64 %arg3, %sv_2.0.reload
%61 = add i64 %sv_2.0.reload, %23
%62 = call i64 @FUNC(i64 %.reload, i32 %4, i64 %storemerge.reload, i64 %61, i64 %60)
%sext = mul i64 %62, 4294967296
%63 = ashr exact i64 %sext, 32
%64 = add i64 %63, %sv_2.0.reload
%65 = load i32, i32* %29, align 4
%66 = icmp eq i32 %65, 0
%67 = icmp ult i64 %64, %arg3
%68 = icmp eq i1 %66, %67
store i64 %arg3, i64* %rax.0.reg2mem
br i1 %68, label LBL_21, label LBL_16
LBL_16:
%sv_1.0.reload = load i32, i32* %sv_1.0.reg2mem
%sv_3.1.reload = load i32, i32* %sv_3.1.reg2mem
%69 = trunc i64 %62 to i32
%70 = add i32 %sv_1.0.reload, %69
%71 = add i32 %sv_0.02669.reload, 1
%72 = zext i32 %sv_0.02669.reload to i64
%73 = load i64, i64* %.pre87, align 8
%74 = call i64 @FUNC(i64 %73, i64* nonnull %sv_6, i32 %70, i64 %72)
br i1 %67, label LBL_16.dec_label_pc_4013b7_crit_edge, label LBL_18
LBL_17:
%.pre = load i64, i64* %sv_6, align 8
%75 = load i64, i64* %.pre87, align 8
%76 = call i64 @FUNC(i64 %75, i64* nonnull %sv_6)
%77 = trunc i64 %76 to i32
%78 = icmp eq i32 %77, 0
%79 = icmp eq i1 %78, false
store i32 %sv_3.1.reload, i32* %sv_3.22570.reg2mem
store i32 %71, i32* %sv_0.02669.reg2mem
store i64 %64, i64* %sv_2.12768.reg2mem
store i64 %.pre, i64* %.reg2mem
br i1 %79, label LBL_7, label LBL_5
LBL_18:
%phitmp = zext i32 %71 to i64
%80 = icmp eq i32 %sv_3.1.reload, 0
store i64 %phitmp, i64* %sv_0.0.lcssa48.reg2mem
br i1 %80, label LBL_20, label LBL_19
LBL_19:
%81 = call i64 @FUNC(i64 %5, i64* nonnull %sv_4, i64 %phitmp)
%82 = ptrtoint i64* %sv_4 to i64
%83 = ptrtoint i64* %sv_5 to i64
%84 = call i64 @FUNC(i64 %83, i32 %sv_3.1.reload, i64 0, i64 %82, i64 4)
store i64 %phitmp, i64* %sv_0.0.lcssa48.reg2mem
br label LBL_20
LBL_20:
%sv_0.0.lcssa48.reload = load i64, i64* %sv_0.0.lcssa48.reg2mem
%85 = load i64, i64* %.pre87, align 8
%86 = call i64 @FUNC(i64 %85, i64 %sv_0.0.lcssa48.reload)
%87 = load i64, i64* %.pre87, align 8
%88 = call i64 @FUNC(i64 %5, i64 %87)
store i64 %arg3, i64* %rax.0.reg2mem
br label LBL_21
LBL_21:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %phitmp, { 1, 2, 0 }
uselistorder i32 %71, { 3, 0, 1, 2 }
uselistorder i1 %67, { 1, 0 }
uselistorder i64 %64, { 0, 2, 1 }
uselistorder i64 %62, { 1, 0 }
uselistorder i64 %sv_2.0.reload, { 2, 1, 0 }
uselistorder i32 %sv_3.22570.reload, { 1, 0 }
uselistorder i32 %sv_0.02669.reload, { 1, 2, 0 }
uselistorder i64 %sv_2.12768.reload, { 1, 0 }
uselistorder i64 %46, { 1, 0 }
uselistorder i32* %29, { 2, 1, 0 }
uselistorder i64 %23, { 1, 2, 0, 3 }
uselistorder i64* %12, { 1, 0, 2 }
uselistorder i64 %5, { 5, 4, 0, 6, 1, 2, 3 }
uselistorder i64* %sv_6, { 4, 1, 3, 2, 0 }
uselistorder i32 %4, { 0, 1, 2, 4, 3 }
uselistorder i64* %sv_5, { 1, 0 }
uselistorder i64* %sv_4, { 1, 0 }
uselistorder i32* %sv_3.22570.reg2mem, { 2, 0, 1 }
uselistorder i32* %sv_0.02669.reg2mem, { 2, 0, 1 }
uselistorder i64* %sv_2.12768.reg2mem, { 2, 0, 1 }
uselistorder i64* %.reg2mem, { 1, 0 }
uselistorder i64* %sv_0.0.lcssa48.reg2mem, { 0, 3, 2, 1 }
uselistorder i64* %rax.0.reg2mem, { 0, 7, 2, 3, 1, 4, 5, 6 }
uselistorder i64* %0, { 1, 0 }
uselistorder i64 (i8*, i64, i32, i64, i64, i64)* @error_report, { 1, 0 }
uselistorder i64 (i64, i64*)* @virtqueue_pop, { 1, 0 }
uselistorder i64 -1, { 1, 0, 2 }
uselistorder i1 false, { 5, 2, 4, 0, 3, 1, 6, 7, 8 }
uselistorder i64 %arg3, { 2, 0, 5, 8, 7, 6, 4, 1, 9, 3 }
uselistorder label LBL_21, { 6, 1, 2, 0, 3, 4, 5 }
uselistorder label LBL_20, { 1, 2, 0 }
uselistorder label LBL_15, { 1, 0 }
uselistorder label LBL_7, { 1, 0 }
}
|
1
|
CompRealVul
|
cipso_v4_sock_getattr_9595
|
cipso_v4_sock_getattr
|
define i64 @FUNC(i64* %arg1, i64* %arg2) local_unnamed_addr {
LBL_0:
%sv_0.0.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%1 = call i64 @FUNC()
%2 = call i64 @FUNC(i64 %0)
%3 = inttoptr i64 %2 to i64*
%4 = load i64, i64* %3, align 8
%5 = call i64 @FUNC(i64 %4)
%6 = icmp eq i64 %5, 0
store i64 4294967295, i64* %sv_0.0.reg2mem
br i1 %6, label LBL_3, label LBL_1
LBL_1:
%7 = inttoptr i64 %5 to i32*
%8 = load i32, i32* %7, align 4
%9 = icmp eq i32 %8, 0
store i64 4294967295, i64* %sv_0.0.reg2mem
br i1 %9, label LBL_3, label LBL_2
LBL_2:
%10 = ptrtoint i64* %arg2 to i64
%11 = add i64 %5, 4
%12 = sext i32 %8 to i64
%13 = add i64 %11, %12
%14 = call i64 @FUNC(i64 %13, i64 %10)
%phitmp = and i64 %14, 4294967295
store i64 %phitmp, i64* %sv_0.0.reg2mem
br label LBL_3
LBL_3:
%sv_0.0.reload = load i64, i64* %sv_0.0.reg2mem
%15 = call i64 @FUNC()
ret i64 %sv_0.0.reload
}
|
0
|
CompRealVul
|
serial_update_parameters_2773
|
serial_update_parameters
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%sv_0.0.reg2mem = alloca i32
%sv_1.0.reg2mem = alloca i32
%1 = load i64, i64* %0
%2 = load i64, i64* %0
%sv_2 = alloca i32, align 4
%3 = trunc i64 %2 to i32
%4 = icmp eq i32 %3, 0
store i64 0, i64* %rax.0.reg2mem
br i1 %4, label LBL_5, label LBL_1
LBL_1:
%5 = ptrtoint i64* %arg1 to i64
%6 = add i64 %5, 4
%7 = inttoptr i64 %6 to i32*
%8 = load i32, i32* %7, align 4
%9 = zext i32 %8 to i64
%10 = icmp ult i32 %8, %3
store i64 %9, i64* %rax.0.reg2mem
br i1 %10, label LBL_5, label LBL_2
LBL_2:
%11 = add i64 %5, 8
%12 = inttoptr i64 %11 to i32*
%13 = load i32, i32* %12, align 4
%14 = and i32 %13, 8
%15 = icmp eq i32 %14, 0
store i32 1, i32* %sv_1.0.reg2mem
store i32 78, i32* %sv_0.0.reg2mem
br i1 %15, label LBL_4, label LBL_3
LBL_3:
%16 = and i32 %13, 16
%17 = icmp eq i32 %16, 0
%.1 = select i1 %17, i32 79, i32 69
store i32 2, i32* %sv_1.0.reg2mem
store i32 %.1, i32* %sv_0.0.reg2mem
br label LBL_4
LBL_4:
%sv_0.0.reload = load i32, i32* %sv_0.0.reg2mem
%sv_1.0.reload = load i32, i32* %sv_1.0.reg2mem
%18 = and i32 %13, 4
%19 = icmp eq i32 %18, 0
%. = select i1 %19, i32 1, i32 2
%20 = urem i32 %13, 4
%21 = add nuw nsw i32 %20, 5
%22 = add nuw nsw i32 %., %21
%23 = add nuw nsw i32 %22, %sv_1.0.reload
%24 = ashr i32 %8, 31
%25 = zext i32 %24 to i64
%26 = mul i64 %25, 4294967296
%27 = or i64 %26, %9
%28 = and i64 %2, 4294967295
%29 = sdiv i64 %27, %28
%30 = trunc i64 %29 to i32
store i32 %30, i32* %sv_2, align 4
%31 = and i64 %29, 4294967295
%32 = udiv i32 1000000000, %30
%33 = mul i32 %32, %23
%34 = add i64 %5, 12
%35 = inttoptr i64 %34 to i32*
store i32 %33, i32* %35, align 4
%36 = add i64 %5, 16
%37 = inttoptr i64 %36 to i64*
%38 = load i64, i64* %37, align 8
%39 = call i64 @FUNC(i64 %38, i64 1, i32* nonnull %sv_2)
%40 = zext i32 %. to i64
%41 = call i64 @FUNC(i8* getelementptr inbounds ([36 x i8], [36 x i8]* @gv_0, i64 0, i64 0), i64 %31, i32 %sv_0.0.reload, i32 %21, i64 %40, i64 %1)
store i64 %41, i64* %rax.0.reg2mem
br label LBL_5
LBL_5:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i32 %21, { 1, 0 }
uselistorder i32 %., { 1, 0 }
uselistorder i64 %9, { 1, 0 }
uselistorder i32 %8, { 1, 0, 2 }
uselistorder i64 %2, { 1, 0 }
uselistorder i32* %sv_1.0.reg2mem, { 0, 2, 1 }
uselistorder i32* %sv_0.0.reg2mem, { 0, 2, 1 }
uselistorder i64* %0, { 1, 0 }
uselistorder i64 4294967295, { 1, 0 }
uselistorder i32 2, { 1, 0 }
uselistorder i32 8, { 1, 0 }
uselistorder label LBL_5, { 2, 1, 0 }
uselistorder label LBL_4, { 1, 0 }
}
|
0
|
CompRealVul
|
blur_16440
|
blur
|
define i64 @FUNC(i32* %arg1, i64* %arg2, i64 %arg3, i64 %arg4) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge13.lcssa.reg2mem = alloca i64
%indvars.iv28.reg2mem = alloca i64
%indvars.iv.next29.pre-phi.reg2mem = alloca i64
%sv_0.3.reg2mem = alloca i32
%sv_1.3.reg2mem = alloca i32
%.pre-phi.reg2mem = alloca i32
%sv_0.2.reg2mem = alloca i32
%sv_1.2.reg2mem = alloca i32
%sv_0.1.reg2mem = alloca i32
%sv_1.1.reg2mem = alloca i32
%sv_0.0.reg2mem = alloca i32
%sv_1.0.reg2mem = alloca i32
%indvars.iv.reg2mem = alloca i64
%indvars.iv32.reg2mem = alloca i64
%.reg2mem38 = alloca i32
%.reg2mem = alloca i32
%rdi = alloca i64, align 8
%1 = load i64, i64* %0
%rsi = alloca i64, align 8
%2 = load i64, i64* %0
%3 = ptrtoint i64* %arg2 to i64
%sext = mul i64 %arg3, 4294967296
%4 = ashr exact i64 %sext, 32
%sext6 = mul i64 %arg4, 4294967296
%5 = ashr exact i64 %sext6, 32
%6 = trunc i64 %4 to i32
%7 = and i64 %5, 4294967295
%8 = trunc i64 %5 to i32
%9 = add i64 %3, 8
%10 = add i64 %3, 24
%11 = bitcast i64* %rdi to i32*
%12 = ptrtoint i32* %arg1 to i64
%13 = add i64 %12, 4
%14 = inttoptr i64 %13 to i32*
%15 = bitcast i64* %rsi to i32*
%16 = add i64 %3, 4
%17 = inttoptr i64 %16 to i32*
%18 = trunc i64 %1 to i32
%19 = trunc i64 %2 to i32
store i32 %19, i32* %.reg2mem
store i32 %18, i32* %.reg2mem38
store i64 0, i64* %indvars.iv32.reg2mem
br label LBL_1
LBL_1:
%indvars.iv32.reload = load i64, i64* %indvars.iv32.reg2mem
%20 = icmp eq i64 %indvars.iv32.reload, 0
%21 = icmp eq i1 %20, false
%22 = icmp eq i1 %21, false
%23 = zext i1 %21 to i32
%24 = mul i64 %indvars.iv32.reload, 4
%25 = add i64 %9, %24
%26 = inttoptr i64 %25 to i32*
%27 = load i32, i32* %26, align 4
%28 = mul i64 %indvars.iv32.reload, 8
%29 = add i64 %10, %28
%30 = inttoptr i64 %29 to i64*
%31 = load i64, i64* %30, align 8
%32 = select i1 %20, i64 4294967296, i64 4294967297
%33 = load i32, i32* %14, align 4
%34 = zext i32 %33 to i64
%35 = add nuw nsw i64 %32, %34
%36 = and i64 %35, 4294967295
%37 = trunc i64 %35 to i32
%38 = ashr i32 %37, %23
%39 = zext i32 %38 to i64
%rdx.1 = select i1 %22, i64 %36, i64 %39
%40 = trunc i64 %rdx.1 to i32
%41 = load i32, i32* %17, align 4
%42 = icmp sgt i32 %40, 0
store i64 0, i64* %storemerge13.lcssa.reg2mem
br i1 %42, label LBL_2, label LBL_17
LBL_2:
%.reload39 = load i32, i32* %.reg2mem38
%.reload = load i32, i32* %.reg2mem
%43 = ashr i32 %6, %23
%44 = zext i32 %43 to i64
%storemerge = select i1 %22, i64 %4, i64 %44
%sext7 = mul i64 %storemerge, 4294967296
%45 = ashr exact i64 %sext7, 32
%46 = ashr i32 %8, %23
%47 = zext i32 %46 to i64
%storemerge8 = select i1 %22, i64 %7, i64 %47
%sext9 = mul i64 %storemerge8, 4294967296
%48 = ashr exact i64 %sext9, 32
%49 = trunc i64 %storemerge8 to i32
%50 = mul i32 %27, %49
%51 = sext i32 %50 to i64
%52 = add i64 %45, %31
%53 = add i64 %52, %51
%54 = zext i32 %.reload39 to i64
%55 = add nuw nsw i64 %32, %54
%56 = and i64 %55, 4294967295
%57 = trunc i64 %55 to i32
%58 = ashr i32 %57, %23
%59 = zext i32 %58 to i64
%rdx.0 = select i1 %22, i64 %56, i64 %59
%60 = trunc i64 %rdx.0 to i32
%61 = zext i32 %.reload to i64
%62 = add nuw nsw i64 %32, %61
%63 = zext i32 %41 to i64
%64 = add nuw nsw i64 %32, %63
%65 = trunc i64 %64 to i32
%66 = ashr i32 %65, %23
%67 = zext i32 %66 to i64
%rdx.3 = select i1 %22, i64 %64, i64 %67
%68 = trunc i64 %62 to i32
%69 = ashr i32 %68, %23
%70 = zext i32 %69 to i64
%rdx.2 = select i1 %22, i64 %62, i64 %70
%71 = icmp sgt i32 %60, 0
%72 = trunc i64 %45 to i32
%73 = icmp eq i32 %72, 0
%74 = trunc i64 %48 to i32
%75 = icmp eq i32 %74, 0
%76 = add nsw i64 %45, %rdx.0
%77 = and i64 %76, 4294967295
%sext22 = mul i64 %rdx.2, 4294967296
%78 = ashr exact i64 %sext22, 32
%79 = icmp sgt i64 %78, %77
%80 = add nsw i64 %rdx.1, %48
%81 = and i64 %80, 4294967295
%sext23 = mul i64 %rdx.3, 4294967296
%82 = ashr exact i64 %sext23, 32
%83 = icmp sgt i64 %82, %81
%84 = mul i32 %27, %40
store i64 0, i64* %indvars.iv28.reg2mem
br label LBL_14
LBL_3:
%indvars.iv.reload = load i64, i64* %indvars.iv.reg2mem
store i32 0, i32* %sv_1.0.reg2mem
store i32 0, i32* %sv_0.0.reg2mem
br i1 %73, label LBL_5, label LBL_4
LBL_4:
%85 = trunc i64 %indvars.iv.reload to i32
%86 = add i32 %85, 1
%87 = udiv i32 65536, %86
%88 = load i8, i8* %140, align 1
%89 = zext i8 %88 to i32
%90 = mul nuw nsw i32 %87, %89
store i32 %87, i32* %sv_1.0.reg2mem
store i32 %90, i32* %sv_0.0.reg2mem
br label LBL_5
LBL_5:
%sv_0.0.reload = load i32, i32* %sv_0.0.reg2mem
%sv_1.0.reload = load i32, i32* %sv_1.0.reg2mem
store i32 %sv_1.0.reload, i32* %sv_1.1.reg2mem
store i32 %sv_0.0.reload, i32* %sv_0.1.reg2mem
br i1 %75, label LBL_7, label LBL_6
LBL_6:
%91 = udiv i32 65536, %147
%92 = trunc i64 %indvars.iv.reload to i32
%93 = sub i32 %92, %27
%94 = sext i32 %93 to i64
%95 = add i64 %53, %94
%96 = inttoptr i64 %95 to i8*
%97 = load i8, i8* %96, align 1
%98 = zext i8 %97 to i32
%99 = mul nuw nsw i32 %91, %98
%100 = add nsw i32 %99, %sv_0.0.reload
%101 = add nuw nsw i32 %91, %sv_1.0.reload
store i32 %101, i32* %sv_1.1.reg2mem
store i32 %100, i32* %sv_0.1.reg2mem
br label LBL_7
LBL_7:
%sv_0.1.reload = load i32, i32* %sv_0.1.reg2mem
%sv_1.1.reload = load i32, i32* %sv_1.1.reg2mem
store i32 %sv_1.1.reload, i32* %sv_1.2.reg2mem
store i32 %sv_0.1.reload, i32* %sv_0.2.reg2mem
br i1 %79, label LBL_8, label LBL_9
LBL_8:
%102 = trunc i64 %indvars.iv.reload to i32
%103 = sub i32 %60, %102
%104 = udiv i32 65536, %103
%105 = load i8, i8* %145, align 1
%106 = zext i8 %105 to i32
%107 = mul nuw nsw i32 %104, %106
%108 = add nsw i32 %107, %sv_0.1.reload
%109 = add nsw i32 %104, %sv_1.1.reload
store i32 %109, i32* %sv_1.2.reg2mem
store i32 %108, i32* %sv_0.2.reg2mem
br label LBL_9
LBL_9:
%sv_0.2.reload = load i32, i32* %sv_0.2.reg2mem
%sv_1.2.reload = load i32, i32* %sv_1.2.reg2mem
br i1 %83, label LBL_11, label LBL_9.LBL_12_crit_edge
LBL_10:
%.pre36 = trunc i64 %indvars.iv.reload to i32
store i32 %.pre36, i32* %.pre-phi.reg2mem
store i32 %sv_1.2.reload, i32* %sv_1.3.reg2mem
store i32 %sv_0.2.reload, i32* %sv_0.3.reg2mem
br label LBL_12
LBL_11:
%110 = udiv i32 65536, %146
%111 = trunc i64 %indvars.iv.reload to i32
%112 = add i32 %84, %111
%113 = sext i32 %112 to i64
%114 = add i64 %53, %113
%115 = inttoptr i64 %114 to i8*
%116 = load i8, i8* %115, align 1
%117 = zext i8 %116 to i32
%118 = mul nuw nsw i32 %110, %117
%119 = add i32 %118, %sv_0.2.reload
%120 = add nsw i32 %110, %sv_1.2.reload
store i32 %111, i32* %.pre-phi.reg2mem
store i32 %120, i32* %sv_1.3.reg2mem
store i32 %119, i32* %sv_0.3.reg2mem
br label LBL_12
LBL_12:
%sv_0.3.reload = load i32, i32* %sv_0.3.reg2mem
%sv_1.3.reload = load i32, i32* %sv_1.3.reg2mem
%.pre-phi.reload = load i32, i32* %.pre-phi.reg2mem
%121 = ashr i32 %sv_1.3.reload, 1
%122 = add i32 %sv_0.3.reload, %121
%123 = ashr i32 %122, 31
%124 = zext i32 %122 to i64
%125 = zext i32 %123 to i64
%126 = mul i64 %125, 4294967296
%127 = or i64 %126, %124
%128 = zext i32 %sv_1.3.reload to i64
%129 = sdiv i64 %127, %128
%130 = add i32 %.pre-phi.reload, %136
%131 = sext i32 %130 to i64
%132 = add i64 %53, %131
%133 = trunc i64 %129 to i8
%134 = inttoptr i64 %132 to i8*
store i8 %133, i8* %134, align 1
%indvars.iv.next = add nuw nsw i64 %indvars.iv.reload, 1
%exitcond = icmp eq i64 %indvars.iv.next, %rdx.0
store i64 %indvars.iv.next, i64* %indvars.iv.reg2mem
store i64 %141, i64* %indvars.iv.next29.pre-phi.reg2mem
br i1 %exitcond, label LBL_13, label LBL_3
LBL_13:
%indvars.iv.next29.pre-phi.reload = load i64, i64* %indvars.iv.next29.pre-phi.reg2mem
%exitcond31 = icmp eq i64 %indvars.iv.next29.pre-phi.reload, %rdx.1
store i64 %indvars.iv.next29.pre-phi.reload, i64* %indvars.iv28.reg2mem
store i64 %rdx.1, i64* %storemerge13.lcssa.reg2mem
br i1 %exitcond31, label LBL_17, label LBL_14
LBL_14:
%indvars.iv28.reload = load i64, i64* %indvars.iv28.reg2mem
br i1 %71, label LBL_3.lr.ph, label LBL_14.LBL_13_crit_edge
LBL_15:
%.pre37 = add nuw nsw i64 %indvars.iv28.reload, 1
store i64 %.pre37, i64* %indvars.iv.next29.pre-phi.reg2mem
br label LBL_13
LBL_16:
%135 = trunc i64 %indvars.iv28.reload to i32
%136 = mul i32 %27, %135
%137 = add i32 %136, -1
%138 = sext i32 %137 to i64
%139 = add i64 %53, %138
%140 = inttoptr i64 %139 to i8*
%141 = add nuw nsw i64 %indvars.iv28.reload, 1
%142 = add i32 %136, %60
%143 = sext i32 %142 to i64
%144 = add i64 %53, %143
%145 = inttoptr i64 %144 to i8*
%146 = sub i32 %40, %135
%147 = trunc i64 %141 to i32
store i64 0, i64* %indvars.iv.reg2mem
br label LBL_3
LBL_17:
%indvars.iv.next33 = add nuw nsw i64 %indvars.iv32.reload, 1
%exitcond34 = icmp eq i64 %indvars.iv.next33, 3
br i1 %exitcond34, label LBL_19, label LBL_17.LBL_1_crit_edge
LBL_18:
%.pre = load i32, i32* %11, align 8
%.pre35 = load i32, i32* %15, align 8
store i32 %.pre35, i32* %.reg2mem
store i32 %.pre, i32* %.reg2mem38
store i64 %indvars.iv.next33, i64* %indvars.iv32.reg2mem
br label LBL_1
LBL_19:
%storemerge13.lcssa.reload = load i64, i64* %storemerge13.lcssa.reg2mem
ret i64 %storemerge13.lcssa.reload
uselistorder i64 %141, { 1, 0 }
uselistorder i32 %136, { 1, 2, 0 }
uselistorder i32 %135, { 1, 0 }
uselistorder i64 %indvars.iv28.reload, { 1, 0, 2 }
uselistorder i32 %110, { 1, 0 }
uselistorder i32 %sv_1.2.reload, { 1, 0 }
uselistorder i32 %sv_0.2.reload, { 1, 0 }
uselistorder i32 %104, { 1, 0 }
uselistorder i32 %sv_1.1.reload, { 1, 0 }
uselistorder i32 %sv_0.1.reload, { 1, 0 }
uselistorder i32 %91, { 1, 0 }
uselistorder i32 %sv_1.0.reload, { 1, 0 }
uselistorder i32 %sv_0.0.reload, { 1, 0 }
uselistorder i64 %indvars.iv.reload, { 0, 1, 4, 3, 2, 5 }
uselistorder i32 %60, { 0, 2, 1 }
uselistorder i64 %rdx.0, { 1, 0, 2 }
uselistorder i64 %53, { 3, 4, 1, 0, 2 }
uselistorder i64 %storemerge8, { 1, 0 }
uselistorder i64 %45, { 0, 2, 1 }
uselistorder i32 %40, { 2, 0, 1 }
uselistorder i64 %rdx.1, { 0, 2, 1, 3 }
uselistorder i64 %32, { 0, 2, 3, 1 }
uselistorder i32 %27, { 0, 3, 1, 2 }
uselistorder i32 %23, { 1, 0, 3, 4, 5, 2 }
uselistorder i1 %22, { 1, 0, 3, 4, 5, 2 }
uselistorder i1 %21, { 1, 0 }
uselistorder i64 %indvars.iv32.reload, { 0, 3, 2, 1 }
uselistorder i64 %5, { 1, 0 }
uselistorder i64 %3, { 1, 0, 2 }
uselistorder i32* %.reg2mem, { 1, 0, 2 }
uselistorder i32* %.reg2mem38, { 1, 0, 2 }
uselistorder i64* %indvars.iv32.reg2mem, { 1, 0, 2 }
uselistorder i64* %indvars.iv.reg2mem, { 2, 1, 0 }
uselistorder i32* %sv_1.2.reg2mem, { 0, 2, 1 }
uselistorder i32* %sv_0.2.reg2mem, { 0, 2, 1 }
uselistorder i64* %indvars.iv.next29.pre-phi.reg2mem, { 2, 0, 1 }
uselistorder i64* %0, { 1, 0 }
uselistorder i32 0, { 0, 1, 4, 5, 2, 3 }
uselistorder i64 4294967295, { 0, 1, 3, 2, 4 }
uselistorder i64 4294967296, { 0, 1, 2, 3, 4, 7, 5, 6 }
uselistorder label LBL_13, { 1, 0 }
uselistorder label LBL_12, { 1, 0 }
uselistorder label LBL_9, { 1, 0 }
uselistorder label LBL_3, { 1, 0 }
}
|
1
|
CompRealVul
|
del_global_table_stat_8529
|
del_global_table_stat
|
define i64 @FUNC(i64* %arg1, i64* %arg2, i64* %arg3) local_unnamed_addr {
LBL_0:
%sv_0.1.reg2mem = alloca i64
%sv_0.0.reg2mem = alloca i64
%0 = ptrtoint i64* %arg3 to i64
%1 = ptrtoint i64* %arg2 to i64
%2 = call i64 @FUNC(i8* getelementptr inbounds ([22 x i8], [22 x i8]* @gv_0, i64 0, i64 0))
%3 = add i64 %1, 8
%4 = inttoptr i64 %3 to i64*
%5 = load i64, i64* %4, align 8
%6 = add i64 %0, 8
%7 = inttoptr i64 %6 to i64*
%8 = load i64, i64* %7, align 8
%9 = add i64 %5, 2
%10 = add i64 %9, %8
%11 = call i64 @FUNC(i64 %10, i64 3)
%12 = icmp eq i64 %11, 0
%13 = icmp eq i1 %12, false
store i64 1, i64* %sv_0.1.reg2mem
br i1 %13, label LBL_1, label LBL_4
LBL_1:
%14 = ptrtoint i64* %arg1 to i64
%15 = load i64, i64* %4, align 8
%16 = inttoptr i64 %11 to i64*
%17 = trunc i64 %15 to i32
%18 = call i64* @memcpy(i64* %16, i64* inttoptr (i64 3 to i64*), i32 %17)
%19 = load i64, i64* %7, align 8
%20 = load i64, i64* %4, align 8
%21 = add i64 %11, 1
%22 = add i64 %21, %20
%23 = inttoptr i64 %22 to i64*
%24 = inttoptr i64 %19 to i64*
%25 = trunc i64 %19 to i32
%26 = call i64* @memcpy(i64* %23, i64* %24, i32 %25)
%27 = call i64 @FUNC(i64 %14, i64 %11, i64 %10)
%28 = call i64 @FUNC(i64* nonnull @gv_1)
%29 = call i64 @FUNC(i64* nonnull @gv_2, i64 %11, i64 %10)
%30 = icmp eq i64 %29, 0
store i64 %27, i64* %sv_0.0.reg2mem
br i1 %30, label LBL_3, label LBL_2
LBL_2:
%31 = call i64 @FUNC(i64* nonnull @gv_2, i64 %29)
store i64 %31, i64* %sv_0.0.reg2mem
br label LBL_3
LBL_3:
%sv_0.0.reload = load i64, i64* %sv_0.0.reg2mem
%32 = call i64 @FUNC(i64 %11)
%33 = call i64 @FUNC(i64* nonnull @gv_1)
store i64 %sv_0.0.reload, i64* %sv_0.1.reg2mem
br label LBL_4
LBL_4:
%sv_0.1.reload = load i64, i64* %sv_0.1.reg2mem
%34 = and i64 %sv_0.1.reload, 4294967295
%35 = call i64 @FUNC(i64 %34)
ret i64 %35
uselistorder i64 %19, { 1, 0 }
uselistorder i64 %11, { 1, 2, 3, 0, 4, 5 }
uselistorder i64* %sv_0.1.reg2mem, { 0, 2, 1 }
uselistorder i64* (i64*, i64*, i32)* @memcpy, { 1, 0 }
uselistorder i64 1, { 1, 0 }
uselistorder label LBL_4, { 1, 0 }
}
|
0
|
CompRealVul
|
_multi_string_alloc_and_expand_11059
|
_multi_string_alloc_and_expand
|
define i64 @FUNC(i64 %arg1) local_unnamed_addr {
LBL_0:
%storemerge.reg2mem = alloca i64
%storemerge1.reg2mem = alloca i32
%sv_0.0.reg2mem = alloca i32
%0 = icmp eq i64 %arg1, 0
%1 = icmp eq i1 %0, false
store i64 %arg1, i64* %storemerge.reg2mem
br i1 %1, label LBL_1, label LBL_10
LBL_1:
%2 = add i64 %arg1, 1
store i32 0, i32* %sv_0.0.reg2mem
br label LBL_3
LBL_2:
%3 = add i32 %sv_0.0.reload, 1
store i32 %3, i32* %sv_0.0.reg2mem
br label LBL_3
LBL_3:
%sv_0.0.reload = load i32, i32* %sv_0.0.reg2mem
%4 = sext i32 %sv_0.0.reload to i64
%5 = add i64 %4, %arg1
%6 = inttoptr i64 %5 to i8*
%7 = load i8, i8* %6, align 1
%8 = icmp eq i8 %7, 0
%9 = icmp eq i1 %8, false
br i1 %9, label LBL_2, label LBL_4
LBL_4:
%10 = add i64 %2, %4
%11 = inttoptr i64 %10 to i8*
%12 = load i8, i8* %11, align 1
%13 = icmp eq i8 %12, 0
%14 = icmp eq i1 %13, false
br i1 %14, label LBL_2, label LBL_5
LBL_5:
%15 = add i32 %sv_0.0.reload, 2
%16 = call i64* @malloc(i32 %15)
%17 = ptrtoint i64* %16 to i64
store i32 0, i32* %storemerge1.reg2mem
br label LBL_7
LBL_6:
%18 = add i64 %21, %17
%19 = inttoptr i64 %18 to i8*
store i8 %24, i8* %19, align 1
%20 = add i32 %storemerge1.reload, 1
store i32 %20, i32* %storemerge1.reg2mem
br label LBL_7
LBL_7:
%storemerge1.reload = load i32, i32* %storemerge1.reg2mem
%21 = sext i32 %storemerge1.reload to i64
%22 = add i64 %21, %arg1
%23 = inttoptr i64 %22 to i8*
%24 = load i8, i8* %23, align 1
%25 = icmp eq i8 %24, 0
%26 = icmp eq i1 %25, false
br i1 %26, label LBL_6, label LBL_8
LBL_8:
%27 = add i64 %2, %21
%28 = inttoptr i64 %27 to i8*
%29 = load i8, i8* %28, align 1
%30 = icmp eq i8 %29, 0
%31 = icmp eq i1 %30, false
br i1 %31, label LBL_6, label LBL_9
LBL_9:
%32 = add i32 %storemerge1.reload, 1
%33 = add i64 %21, %17
%34 = inttoptr i64 %33 to i8*
store i8 0, i8* %34, align 1
%35 = sext i32 %32 to i64
%36 = add i64 %35, %17
%37 = inttoptr i64 %36 to i8*
store i8 0, i8* %37, align 1
store i64 %17, i64* %storemerge.reg2mem
br label LBL_10
LBL_10:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i8 %24, { 1, 0 }
uselistorder i64 %21, { 0, 1, 3, 2 }
uselistorder i32 %storemerge1.reload, { 2, 0, 1 }
uselistorder i64 %17, { 0, 2, 3, 1 }
uselistorder i32 %sv_0.0.reload, { 2, 0, 1 }
uselistorder i32* %sv_0.0.reg2mem, { 0, 2, 1 }
uselistorder i32* %storemerge1.reg2mem, { 0, 2, 1 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder i64 %arg1, { 1, 2, 3, 0, 4 }
uselistorder label LBL_10, { 1, 0 }
uselistorder label LBL_3, { 1, 0 }
}
|
1
|
CompRealVul
|
pci_default_write_config_3487
|
pci_default_write_config
|
define i64 @FUNC(i64* %arg1, i64 %arg2, i64 %arg3, i64 %arg4) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%.pre-phi.reg2mem = alloca i64
%sv_0.07.reg2mem = alloca i64
%indvars.iv.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%sext = mul i64 %arg2, 4294967296
%1 = ashr exact i64 %sext, 32
%sext6 = mul i64 %arg4, 4294967296
%2 = ashr exact i64 %sext6, 32
%3 = call i64 @FUNC(i64 %0)
%4 = trunc i64 %2 to i32
%5 = icmp sgt i32 %4, 0
br i1 %5, label LBL_1, label LBL_5
LBL_1:
%sext5 = mul i64 %arg3, 4294967296
%6 = ashr exact i64 %sext5, 32
%wide.trip.count = and i64 %2, 4294967295
store i64 0, i64* %indvars.iv.reg2mem
store i64 %6, i64* %sv_0.07.reg2mem
br label LBL_2
LBL_2:
%sv_0.07.reload = load i64, i64* %sv_0.07.reg2mem
%indvars.iv.reload = load i64, i64* %indvars.iv.reg2mem
%7 = add i64 %indvars.iv.reload, %1
%8 = and i64 %7, 4294967295
%9 = add i64 %8, %0
%10 = inttoptr i64 %9 to i8*
%11 = load i8, i8* %10, align 1
%12 = add i64 %9, 256
%13 = inttoptr i64 %12 to i8*
%14 = load i8, i8* %13, align 1
%15 = and i8 %14, %11
%16 = icmp eq i8 %15, 0
br i1 %16, label LBL_4, label LBL_3
LBL_3:
call void @__assert_fail(i8* getelementptr inbounds ([19 x i8], [19 x i8]* @gv_0, i64 0, i64 0), i8* getelementptr inbounds ([58 x i8], [58 x i8]* @gv_1, i64 0, i64 0), i32 43, i8* getelementptr inbounds ([25 x i8], [25 x i8]* @gv_2, i64 0, i64 0))
br label LBL_4
LBL_4:
%17 = add i64 %9, 512
%18 = inttoptr i64 %17 to i8*
%19 = load i8, i8* %18, align 1
%20 = sub i8 0, %11
%21 = sub i8 %20, 1
%22 = and i8 %19, %21
%23 = trunc i64 %sv_0.07.reload to i8
%24 = and i8 %11, %23
%25 = or i8 %22, %24
%26 = and i8 %14, %23
%27 = sub i8 0, %26
%28 = sub i8 %27, 1
%29 = and i8 %25, %28
store i8 %29, i8* %18, align 1
%30 = udiv i64 %sv_0.07.reload, 256
%31 = urem i64 %30, 16777216
%indvars.iv.next = add nuw nsw i64 %indvars.iv.reload, 1
%exitcond = icmp eq i64 %indvars.iv.next, %wide.trip.count
store i64 %indvars.iv.next, i64* %indvars.iv.reg2mem
store i64 %31, i64* %sv_0.07.reg2mem
br i1 %exitcond, label LBL_5, label LBL_2
LBL_5:
%32 = and i64 %1, 4294967295
%33 = call i64 @FUNC(i64 %32, i32 %4, i64 16, i64 24)
%34 = trunc i64 %33 to i32
%35 = icmp eq i32 %34, 0
%36 = icmp eq i1 %35, false
br i1 %36, label LBL_9, label LBL_6
LBL_6:
%37 = call i64 @FUNC(i64 %32, i32 %4, i64 48, i64 4)
%38 = trunc i64 %37 to i32
%39 = icmp eq i32 %38, 0
%40 = icmp eq i1 %39, false
br i1 %40, label LBL_9, label LBL_7
LBL_7:
%41 = call i64 @FUNC(i64 %32, i32 %4, i64 56, i64 4)
%42 = trunc i64 %41 to i32
%43 = icmp eq i32 %42, 0
%44 = icmp eq i1 %43, false
br i1 %44, label LBL_9, label LBL_8
LBL_8:
%45 = and i64 %2, 4294967295
%46 = call i64 @FUNC(i64 %32, i64 %45, i64 4)
%47 = trunc i64 %46 to i32
%48 = icmp eq i32 %47, 0
store i64 %45, i64* %.pre-phi.reg2mem
br i1 %48, label LBL_10, label LBL_9
LBL_9:
%49 = call i64 @FUNC(i64 %0)
%.pre = and i64 %2, 4294967295
store i64 %.pre, i64* %.pre-phi.reg2mem
br label LBL_10
LBL_10:
%.pre-phi.reload = load i64, i64* %.pre-phi.reg2mem
%50 = call i64 @FUNC(i64 %32, i64 %.pre-phi.reload, i64 4)
%51 = trunc i64 %50 to i32
%52 = icmp eq i32 %51, 0
store i64 %50, i64* %rax.0.reg2mem
br i1 %52, label LBL_12, label LBL_11
LBL_11:
%53 = and i64 %3, 4294967295
%54 = call i64 @FUNC(i64 %0, i64 %53)
store i64 %54, i64* %rax.0.reg2mem
br label LBL_12
LBL_12:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %32, { 3, 0, 1, 2, 4 }
uselistorder i8 %11, { 2, 0, 1 }
uselistorder i64 %sv_0.07.reload, { 1, 0 }
uselistorder i64 %2, { 1, 2, 0, 3 }
uselistorder i64 %1, { 1, 0 }
uselistorder i64 %0, { 1, 2, 0, 3 }
uselistorder i64* %indvars.iv.reg2mem, { 1, 0, 2 }
uselistorder i64* %sv_0.07.reg2mem, { 1, 0, 2 }
uselistorder i64* %.pre-phi.reg2mem, { 0, 2, 1 }
uselistorder i64 (i64, i64, i64)* @range_covers_byte, { 1, 0 }
uselistorder i64 (i64, i32, i64, i64)* @ranges_overlap, { 2, 1, 0 }
uselistorder i32 0, { 1, 2, 3, 4, 5, 0 }
uselistorder i64 32, { 1, 0, 2 }
}
|
0
|
CompRealVul
|
msmpeg4_encode_dc_90
|
msmpeg4_encode_dc
|
define i64 @FUNC(i32* %arg1, i32 %arg2, i32 %arg3, i64* %arg4) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.2.reg2mem = alloca i64
%rax.1.reg2mem = alloca i64
%rax.0.in.reg2mem = alloca i32
%sv_0.0.reg2mem = alloca i32
%sv_1.0.reg2mem = alloca i32
%sv_2.0.reg2mem = alloca i32
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg4 to i64
%3 = ptrtoint i32* %arg1 to i64
%sv_3 = alloca i16*, align 8
%4 = bitcast i16** %sv_3 to i64*
%5 = call i64 @FUNC(i64 %3, i32 %arg3, i64* nonnull %4, i64 %2)
%6 = icmp sgt i32 %arg3, 3
br i1 %6, label LBL_2, label LBL_1
LBL_1:
%7 = trunc i64 %1 to i32
%8 = mul i32 %7, %arg2
%9 = load i16*, i16** %sv_3, align 8
%10 = trunc i32 %8 to i16
store i16 %10, i16* %9, align 2
br label LBL_3
LBL_2:
%11 = add i64 %3, 4
%12 = inttoptr i64 %11 to i32*
%13 = load i32, i32* %12, align 4
%14 = mul i32 %13, %arg2
%15 = load i16*, i16** %sv_3, align 8
%16 = trunc i32 %14 to i16
store i16 %16, i16* %15, align 2
br label LBL_3
LBL_3:
%17 = trunc i64 %5 to i32
%18 = sub i32 %arg2, %17
%19 = add i64 %3, 8
%20 = inttoptr i64 %19 to i32*
%21 = load i32, i32* %20, align 4
%22 = icmp sgt i32 %21, 2
br i1 %22, label LBL_7, label LBL_4
LBL_4:
%23 = add i32 %18, 256
%24 = sext i32 %23 to i64
%25 = mul i64 %24, 8
br i1 %6, label LBL_6, label LBL_5
LBL_5:
%26 = add i64 %25, ptrtoint (i32** @gv_0 to i64)
%27 = inttoptr i64 %26 to i32*
%28 = load i32, i32* %27, align 8
%29 = add i64 %25, ptrtoint (i32** @gv_1 to i64)
%30 = inttoptr i64 %29 to i32*
%31 = load i32, i32* %30, align 8
%32 = add i64 %3, 20
%33 = zext i32 %31 to i64
%34 = call i64 @FUNC(i64 %32, i64 %33, i32 %28)
store i64 %34, i64* %rax.2.reg2mem
br label LBL_28
LBL_6:
%35 = add i64 %25, ptrtoint (i32** @gv_2 to i64)
%36 = inttoptr i64 %35 to i32*
%37 = load i32, i32* %36, align 8
%38 = add i64 %25, ptrtoint (i32** @gv_3 to i64)
%39 = inttoptr i64 %38 to i32*
%40 = load i32, i32* %39, align 8
%41 = add i64 %3, 20
%42 = zext i32 %40 to i64
%43 = call i64 @FUNC(i64 %41, i64 %42, i32 %37)
store i64 %43, i64* %rax.2.reg2mem
br label LBL_28
LBL_7:
%44 = icmp slt i32 %18, 0
%45 = icmp eq i1 %44, false
%46 = sub i32 0, %18
%spec.select = select i1 %45, i32 %18, i32 %46
%47 = icmp slt i32 %spec.select, 256
store i32 255, i32* %sv_2.0.reg2mem
br i1 %47, label LBL_8, label LBL_13
LBL_8:
%48 = icmp slt i32 %21, 6
store i32 %spec.select, i32* %sv_2.0.reg2mem
br i1 %48, label LBL_13, label LBL_9
LBL_9:
%49 = add i64 %3, 12
%50 = inttoptr i64 %49 to i32*
%51 = load i32, i32* %50, align 4
%52 = icmp eq i32 %51, 1
%53 = icmp eq i1 %52, false
br i1 %53, label LBL_11, label LBL_10
LBL_10:
%54 = add i32 %spec.select, 3
%55 = urem i32 %54, 4
%56 = ashr i32 %54, 2
store i32 %56, i32* %sv_2.0.reg2mem
store i32 %55, i32* %sv_1.0.reg2mem
br label LBL_13
LBL_11:
%57 = icmp eq i32 %51, 2
%58 = icmp eq i1 %57, false
store i32 %spec.select, i32* %sv_2.0.reg2mem
br i1 %58, label LBL_13, label LBL_12
LBL_12:
%59 = urem i32 %spec.select, 2
%60 = xor i32 %59, 1
%61 = add i32 %spec.select, 1
%62 = ashr i32 %61, 1
store i32 %62, i32* %sv_2.0.reg2mem
store i32 %60, i32* %sv_1.0.reg2mem
br label LBL_13
LBL_13:
%sv_1.0.reload = load i32, i32* %sv_1.0.reg2mem
%sv_2.0.reload = load i32, i32* %sv_2.0.reg2mem
%63 = add i64 %3, 16
%64 = inttoptr i64 %63 to i32*
%65 = load i32, i32* %64, align 4
%66 = icmp eq i32 %65, 0
%67 = icmp eq i1 %66, false
%68 = sext i32 %sv_2.0.reload to i64
%69 = mul i64 %68, 8
br i1 %67, label LBL_17, label LBL_14
LBL_14:
br i1 %6, label LBL_16, label LBL_15
LBL_15:
%70 = add i64 %69, ptrtoint (i32** @gv_4 to i64)
%71 = inttoptr i64 %70 to i32*
%72 = load i32, i32* %71, align 8
%73 = add i64 %69, ptrtoint (i32** @gv_5 to i64)
%74 = inttoptr i64 %73 to i32*
%75 = load i32, i32* %74, align 8
%76 = add i64 %3, 20
%77 = zext i32 %75 to i64
%78 = call i64 @FUNC(i64 %76, i64 %77, i32 %72)
br label LBL_20
LBL_16:
%79 = add i64 %69, ptrtoint (i32** @gv_6 to i64)
%80 = inttoptr i64 %79 to i32*
%81 = load i32, i32* %80, align 8
%82 = add i64 %69, ptrtoint (i32** @gv_7 to i64)
%83 = inttoptr i64 %82 to i32*
%84 = load i32, i32* %83, align 8
%85 = add i64 %3, 20
%86 = zext i32 %84 to i64
%87 = call i64 @FUNC(i64 %85, i64 %86, i32 %81)
br label LBL_20
LBL_17:
br i1 %6, label LBL_19, label LBL_18
LBL_18:
%88 = add i64 %69, ptrtoint (i32** @gv_8 to i64)
%89 = inttoptr i64 %88 to i32*
%90 = load i32, i32* %89, align 8
%91 = add i64 %69, ptrtoint (i32** @gv_9 to i64)
%92 = inttoptr i64 %91 to i32*
%93 = load i32, i32* %92, align 8
%94 = add i64 %3, 20
%95 = zext i32 %93 to i64
%96 = call i64 @FUNC(i64 %94, i64 %95, i32 %90)
br label LBL_20
LBL_19:
%97 = add i64 %69, ptrtoint (i32** @gv_10 to i64)
%98 = inttoptr i64 %97 to i32*
%99 = load i32, i32* %98, align 8
%100 = add i64 %69, ptrtoint (i32** @gv_11 to i64)
%101 = inttoptr i64 %100 to i32*
%102 = load i32, i32* %101, align 8
%103 = add i64 %3, 20
%104 = zext i32 %102 to i64
%105 = call i64 @FUNC(i64 %103, i64 %104, i32 %99)
br label LBL_20
LBL_20:
%106 = load i32, i32* %20, align 4
%107 = icmp slt i32 %106, 6
store i32 0, i32* %sv_0.0.reg2mem
store i32 %106, i32* %rax.0.in.reg2mem
br i1 %107, label LBL_22, label LBL_21
LBL_21:
%108 = add i64 %3, 12
%109 = inttoptr i64 %108 to i32*
%110 = load i32, i32* %109, align 4
%111 = icmp sgt i32 %110, 2
%112 = sub i32 3, %110
%spec.select4 = select i1 %111, i32 0, i32 %112
%spec.select5 = select i1 %111, i32 %110, i32 %112
store i32 %spec.select4, i32* %sv_0.0.reg2mem
store i32 %spec.select5, i32* %rax.0.in.reg2mem
br label LBL_22
LBL_22:
%sv_0.0.reload = load i32, i32* %sv_0.0.reg2mem
%113 = icmp eq i32 %sv_2.0.reload, 255
%114 = icmp eq i1 %113, false
br i1 %114, label LBL_24, label LBL_23
LBL_23:
%115 = add i32 %sv_0.0.reload, 8
%116 = zext i32 %115 to i64
%117 = add i64 %3, 20
%118 = call i64 @FUNC(i64 %117, i64 %116, i32 %spec.select)
store i64 %118, i64* %rax.1.reg2mem
br label LBL_26
LBL_24:
%rax.0.in.reload = load i32, i32* %rax.0.in.reg2mem
%rax.0 = zext i32 %rax.0.in.reload to i64
%119 = icmp slt i32 %sv_0.0.reload, 1
store i64 %rax.0, i64* %rax.1.reg2mem
br i1 %119, label LBL_26, label LBL_25
LBL_25:
%120 = add i64 %3, 20
%121 = zext i32 %sv_0.0.reload to i64
%122 = call i64 @FUNC(i64 %120, i64 %121, i32 %sv_1.0.reload)
store i64 %122, i64* %rax.1.reg2mem
br label LBL_26
LBL_26:
%rax.1.reload = load i64, i64* %rax.1.reg2mem
%123 = icmp eq i32 %spec.select, 0
store i64 %rax.1.reload, i64* %rax.2.reg2mem
br i1 %123, label LBL_28, label LBL_27
LBL_27:
%not. = icmp ne i1 %45, true
%spec.select3 = zext i1 %not. to i32
%124 = add i64 %3, 20
%125 = call i64 @FUNC(i64 %124, i64 1, i32 %spec.select3)
store i64 %125, i64* %rax.2.reg2mem
br label LBL_28
LBL_28:
%rax.2.reload = load i64, i64* %rax.2.reg2mem
ret i64 %rax.2.reload
uselistorder i32 %sv_0.0.reload, { 0, 2, 1 }
uselistorder i64 %69, { 4, 0, 5, 1, 6, 3, 7, 2 }
uselistorder i32 %sv_2.0.reload, { 1, 0 }
uselistorder i32 %54, { 1, 0 }
uselistorder i32 %spec.select, { 4, 5, 6, 2, 0, 7, 1, 3 }
uselistorder i64 %25, { 2, 0, 3, 1 }
uselistorder i32 %18, { 0, 2, 1, 3 }
uselistorder i1 %6, { 1, 2, 0, 3 }
uselistorder i16** %sv_3, { 1, 0, 2 }
uselistorder i64 %3, { 2, 3, 1, 0, 5, 6, 7, 8, 4, 9, 11, 12, 10, 13, 14 }
uselistorder i32* %sv_2.0.reg2mem, { 0, 3, 4, 2, 5, 1 }
uselistorder i32* %sv_1.0.reg2mem, { 0, 2, 1 }
uselistorder i64* %rax.1.reg2mem, { 0, 2, 3, 1 }
uselistorder i64* %rax.2.reg2mem, { 0, 3, 4, 2, 1 }
uselistorder i32 6, { 1, 0 }
uselistorder i32 255, { 1, 0 }
uselistorder i32 0, { 2, 1, 0, 3, 4, 5 }
uselistorder i64 (i64, i64, i32)* @put_bits, { 8, 7, 6, 5, 4, 3, 2, 1, 0 }
uselistorder i32 2, { 2, 0, 1, 4, 3 }
uselistorder i32 %arg3, { 1, 0 }
uselistorder i32 %arg2, { 2, 0, 1 }
uselistorder label LBL_13, { 1, 2, 3, 4, 0 }
}
|
1
|
CompRealVul
|
snd_seq_oss_system_info_read_10692
|
snd_seq_oss_system_info_read
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%.lcssa.reg2mem = alloca i64
%rcx.1.reg2mem = alloca i64
%rcx.0.reg2mem = alloca i64
%rcx.23.reg2mem = alloca i64
%storemerge4.reg2mem = alloca i32
%.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = load i64, i64* %0
%3 = load i64, i64* %0
%4 = ptrtoint i64* %arg1 to i64
%5 = load i32, i32* @gv_0, align 4
%6 = call i64 @FUNC(i64 %4, i8* getelementptr inbounds ([23 x i8], [23 x i8]* @gv_1, i64 0, i64 0), i32 %5, i64 %3, i64 %2, i64 %1)
%7 = load i32, i32* @gv_2, align 4
%8 = call i64 @FUNC(i64 %4, i8* getelementptr inbounds ([23 x i8], [23 x i8]* @gv_3, i64 0, i64 0), i32 %7, i64 %3, i64 %2, i64 %1)
%9 = load i32, i32* @gv_4, align 4
%10 = call i64 @FUNC(i64 %4, i8* getelementptr inbounds ([29 x i8], [29 x i8]* @gv_5, i64 0, i64 0), i32 %9, i64 %3, i64 %2, i64 %1)
%11 = load i32, i32* @gv_4, align 4
%12 = icmp eq i32 %11, 0
store i64 0, i64* %.reg2mem
store i32 0, i32* %storemerge4.reg2mem
store i64 0, i64* %.lcssa.reg2mem
br i1 %12, label LBL_9, label LBL_1
LBL_1:
%rcx.23.reload = load i64, i64* %rcx.23.reg2mem
%storemerge4.reload = load i32, i32* %storemerge4.reg2mem
%.reload = load i64, i64* %.reg2mem
%13 = call i64 @FUNC(i64 %4, i8* getelementptr inbounds ([18 x i8], [18 x i8]* @gv_6, i64 0, i64 0), i32 %storemerge4.reload, i64 %rcx.23.reload, i64 %2, i64 %1)
%14 = load i32, i32* @gv_7, align 4
%15 = sext i32 %14 to i64
%16 = mul i64 %.reload, 8
%17 = add nsw i64 %16, %15
%18 = inttoptr i64 %17 to i64*
%19 = load i64, i64* %18, align 8
%20 = icmp eq i64 %19, 0
%21 = icmp eq i1 %20, false
br i1 %21, label LBL_3, label LBL_2
LBL_2:
%22 = call i64 @FUNC(i64 %4, i8* getelementptr inbounds ([9 x i8], [9 x i8]* @gv_8, i64 0, i64 0), i32 %14, i64 %rcx.23.reload, i64 %2, i64 %1)
store i64 %rcx.23.reload, i64* %rcx.1.reg2mem
br label LBL_8
LBL_3:
%23 = inttoptr i64 %19 to i32*
%24 = add i64 %19, 4
%25 = inttoptr i64 %24 to i32*
%26 = load i32, i32* %25, align 4
%27 = zext i32 %26 to i64
%28 = load i32, i32* %23, align 4
%29 = call i64 @FUNC(i64 %4, i8* getelementptr inbounds ([20 x i8], [20 x i8]* @gv_9, i64 0, i64 0), i32 %28, i64 %27, i64 %2, i64 %1)
%30 = add i64 %19, 12
%31 = inttoptr i64 %30 to i32*
%32 = load i32, i32* %31, align 4
%33 = zext i32 %32 to i64
%34 = call i64 @FUNC(i64 %33)
%35 = add i64 %19, 8
%36 = inttoptr i64 %35 to i32*
%37 = load i32, i32* %36, align 4
%38 = icmp eq i32 %37, 0
%. = select i1 %38, i32 ptrtoint ([6 x i8]* @gv_10 to i32), i32 ptrtoint ([6 x i8]* @gv_11 to i32)
%39 = call i64 @FUNC(i64 %4, i8* getelementptr inbounds ([45 x i8], [45 x i8]* @gv_12, i64 0, i64 0), i32 %., i64 %34, i64 %2, i64 %1)
%40 = load i32, i32* %36, align 4
%41 = icmp eq i32 %40, 0
store i64 %34, i64* %rcx.0.reg2mem
br i1 %41, label LBL_5, label LBL_4
LBL_4:
%42 = add i64 %19, 16
%43 = inttoptr i64 %42 to i64*
%44 = load i64, i64* %43, align 8
%45 = add i64 %44, 4
%46 = inttoptr i64 %45 to i32*
%47 = load i32, i32* %46, align 4
%48 = zext i32 %47 to i64
%49 = inttoptr i64 %44 to i32*
%50 = load i32, i32* %49, align 4
%51 = call i64 @FUNC(i64 %4, i8* getelementptr inbounds ([35 x i8], [35 x i8]* @gv_13, i64 0, i64 0), i32 %50, i64 %48, i64 %2, i64 %1)
store i64 %48, i64* %rcx.0.reg2mem
br label LBL_5
LBL_5:
%rcx.0.reload = load i64, i64* %rcx.0.reg2mem
%52 = load i32, i32* @gv_14, align 4
%53 = call i64 @FUNC(i64 %4, i8* getelementptr inbounds ([23 x i8], [23 x i8]* @gv_15, i64 0, i64 0), i32 %52, i64 %rcx.0.reload, i64 %2, i64 %1)
%54 = load i32, i32* %31, align 4
%55 = zext i32 %54 to i64
%56 = call i64 @FUNC(i64 %55)
%57 = trunc i64 %56 to i32
%58 = icmp eq i32 %57, 0
store i64 %rcx.0.reload, i64* %rcx.1.reg2mem
br i1 %58, label LBL_8, label LBL_6
LBL_6:
%59 = add i64 %19, 24
%60 = inttoptr i64 %59 to i64*
%61 = load i64, i64* %60, align 8
%62 = icmp eq i64 %61, 0
store i64 %rcx.0.reload, i64* %rcx.1.reg2mem
br i1 %62, label LBL_8, label LBL_7
LBL_7:
%63 = call i64 @FUNC(i64 %61, i64 %4)
store i64 %rcx.0.reload, i64* %rcx.1.reg2mem
br label LBL_8
LBL_8:
%rcx.1.reload = load i64, i64* %rcx.1.reg2mem
%64 = add i32 %storemerge4.reload, 1
%65 = load i32, i32* @gv_4, align 4
%66 = zext i32 %65 to i64
%67 = sext i32 %64 to i64
%68 = icmp slt i64 %67, %66
store i64 %67, i64* %.reg2mem
store i32 %64, i32* %storemerge4.reg2mem
store i64 %rcx.1.reload, i64* %rcx.23.reg2mem
store i64 %66, i64* %.lcssa.reg2mem
br i1 %68, label LBL_1, label LBL_9
LBL_9:
%.lcssa.reload = load i64, i64* %.lcssa.reg2mem
ret i64 %.lcssa.reload
uselistorder i64 %4, { 2, 3, 1, 4, 5, 0, 6, 7, 8, 9 }
uselistorder i64 %3, { 2, 0, 1 }
uselistorder i64 %2, { 8, 7, 6, 5, 4, 3, 2, 0, 1 }
uselistorder i64 %1, { 8, 7, 6, 5, 4, 3, 2, 0, 1 }
uselistorder i64* %.reg2mem, { 2, 0, 1 }
uselistorder i32* %storemerge4.reg2mem, { 2, 0, 1 }
uselistorder i64* %rcx.23.reg2mem, { 1, 0 }
uselistorder i64* %rcx.1.reg2mem, { 0, 2, 3, 4, 1 }
uselistorder i64* %0, { 2, 1, 0 }
uselistorder i64 8, { 1, 0 }
uselistorder i32* @gv_4, { 2, 0, 1 }
uselistorder i64 (i64, i8*, i32, i64, i64, i64)* @snd_iprintf, { 8, 7, 6, 5, 4, 3, 2, 1, 0 }
uselistorder i32 0, { 7, 8, 9, 0, 1, 2, 3, 4, 5, 6 }
uselistorder label LBL_1, { 1, 0 }
}
|
0
|
CompRealVul
|
gettimerpid_9065
|
gettimerpid
|
define i64 @FUNC(i64* %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%sv_0.0.reg2mem = alloca i64
%sv_1 = alloca i64, align 8
%0 = and i64 %arg2, 4294967295
%1 = icmp eq i64* %arg1, null
%2 = icmp eq i1 %1, false
%spec.select = select i1 %2, i64* %arg1, i64* %sv_1
%sv_2.0 = ptrtoint i64* %spec.select to i64
%3 = bitcast i64* %spec.select to i8*
%4 = call i32 (i8*, i8*, ...) @sprintf(i8* %3, i8* getelementptr inbounds ([17 x i8], [17 x i8]* @gv_0, i64 0, i64 0), i64 %0)
%5 = call i64 @FUNC(i64 %sv_2.0)
%6 = trunc i64 %5 to i32
%7 = icmp eq i32 %6, -1
%8 = icmp eq i1 %7, false
store i64 %5, i64* %sv_0.0.reg2mem
br i1 %8, label LBL_2, label LBL_1
LBL_1:
%9 = call i32 (i8*, i8*, ...) @sprintf(i8* %3, i8* getelementptr inbounds ([13 x i8], [13 x i8]* @gv_1, i64 0, i64 0), i64 %0)
%10 = call i64 @FUNC(i64 %sv_2.0)
store i64 %10, i64* %sv_0.0.reg2mem
br label LBL_2
LBL_2:
%sv_0.0.reload = load i64, i64* %sv_0.0.reg2mem
%11 = and i64 %sv_0.0.reload, 4294967295
ret i64 %11
uselistorder i64 %sv_2.0, { 1, 0 }
uselistorder i64* %spec.select, { 1, 0 }
uselistorder i64 (i64)* @name2pid, { 1, 0 }
}
|
0
|
CompRealVul
|
paging_new_cr3_4304
|
paging_new_cr3
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%1 = load i64, i64* %0
%2 = load i64, i64* %0
%3 = load i64, i64* %0
%4 = ptrtoint i64* %arg1 to i64
%5 = call i64 @FUNC(i8* getelementptr inbounds ([13 x i8], [13 x i8]* @gv_0, i64 0, i64 0), i8* getelementptr inbounds ([15 x i8], [15 x i8]* @gv_1, i64 0, i64 0), i64 %4, i64 %3, i64 %2, i64 %1)
%6 = call i64 @FUNC(i64 %4)
%7 = add i64 %4, 8
%8 = inttoptr i64 %7 to i64*
%9 = load i64, i64* %8, align 8
%10 = inttoptr i64 %9 to i32*
%11 = load i32, i32* %10, align 4
%12 = add i32 %11, -9
%13 = sub i32 8, %11
%14 = and i32 %13, %11
%15 = icmp slt i32 %14, 0
%16 = icmp eq i32 %12, 0
%17 = icmp slt i32 %12, 0
%18 = icmp ne i1 %17, %15
%19 = or i1 %16, %18
%20 = icmp eq i1 %19, false
br i1 %20, label LBL_2, label LBL_1
LBL_1:
%21 = call i64 @FUNC(i64 %4)
br label LBL_2
LBL_2:
%22 = call i64 @FUNC(i64 %4)
%23 = call i64 @FUNC(i64 %4)
ret i64 %4
uselistorder i32 %12, { 1, 0 }
uselistorder i64 %4, { 3, 2, 1, 0, 4, 5, 6 }
uselistorder i64* %0, { 2, 1, 0 }
}
|
0
|
CompRealVul
|
virtio_blk_handle_read_5696
|
virtio_blk_handle_read
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%1 = call i64 @FUNC(i64 %0)
%2 = add i64 %0, 8
%3 = inttoptr i64 %2 to i64*
%4 = load i64, i64* %3, align 8
%5 = inttoptr i64 %4 to i64*
%6 = load i64, i64* %5, align 8
%7 = and i64 %6, %1
%8 = icmp eq i64 %7, 0
br i1 %8, label LBL_2, label LBL_1
LBL_1:
%9 = call i64 @FUNC(i64 %0, i64 4294967291)
store i64 %9, i64* %rax.0.reg2mem
br label LBL_6
LBL_2:
%10 = add i64 %0, 16
%11 = inttoptr i64 %10 to i64*
%12 = load i64, i64* %11, align 8
%13 = add i64 %4, 8
%14 = inttoptr i64 %13 to i64*
%15 = load i64, i64* %14, align 8
%16 = inttoptr i64 %15 to i32*
%17 = load i32, i32* %16, align 4
%18 = sext i32 %17 to i64
%19 = urem i64 %12, %18
%20 = icmp eq i64 %19, 0
br i1 %20, label LBL_4, label LBL_3
LBL_3:
%21 = call i64 @FUNC(i64 %0, i64 4294967291)
store i64 %21, i64* %rax.0.reg2mem
br label LBL_6
LBL_4:
%22 = udiv i64 %12, 512
%23 = add i64 %4, 16
%24 = inttoptr i64 %23 to i64*
%25 = load i64, i64* %24, align 8
%26 = call i64 @FUNC(i64 %25, i64 %1, i64 %10, i64 %22, i64 4198759, i64 %0, i64 %1)
%27 = icmp eq i64 %26, 0
%28 = icmp eq i1 %27, false
store i64 %26, i64* %rax.0.reg2mem
br i1 %28, label LBL_6, label LBL_5
LBL_5:
%29 = call i64 @FUNC(i64 %0, i64 4294967291)
store i64 %29, i64* %rax.0.reg2mem
br label LBL_6
LBL_6:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %4, { 1, 0, 2 }
uselistorder i64 %1, { 2, 1, 0 }
uselistorder i64 %0, { 0, 4, 3, 1, 2, 5, 6 }
uselistorder i64* %rax.0.reg2mem, { 0, 3, 4, 2, 1 }
uselistorder i64 (i64, i64)* @virtio_blk_rw_complete, { 2, 1, 0 }
}
|
0
|
CompRealVul
|
fib6_dump_node_224
|
fib6_dump_node
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%storemerge.reg2mem = alloca i64
%storemerge2.reg2mem = alloca i64
%storemerge13.reg2mem = alloca i64
%0 = ptrtoint i64* %arg1 to i64
%1 = add i64 %0, 8
%2 = inttoptr i64 %1 to i64*
%3 = icmp eq i64* %arg1, null
%4 = icmp eq i1 %3, false
store i64 %0, i64* %storemerge13.reg2mem
store i64 0, i64* %storemerge2.reg2mem
store i64 0, i64* %storemerge.reg2mem
br i1 %4, label LBL_1, label LBL_3
LBL_1:
%storemerge13.reload = load i64, i64* %storemerge13.reg2mem
%5 = load i64, i64* %2, align 8
%6 = call i64 @FUNC(i64 %storemerge13.reload, i64 %5)
%7 = trunc i64 %6 to i32
%8 = icmp slt i32 %7, 0
%9 = icmp eq i1 %8, false
store i64 %storemerge13.reload, i64* %storemerge2.reg2mem
store i64 1, i64* %storemerge.reg2mem
br i1 %9, label LBL_2, label LBL_3
LBL_2:
%10 = icmp eq i32 %7, 0
%11 = zext i1 %10 to i64
%12 = call i64 @FUNC(i64 %11)
%13 = inttoptr i64 %storemerge13.reload to i64*
%14 = load i64, i64* %13, align 8
%15 = icmp eq i64 %14, 0
%16 = icmp eq i1 %15, false
store i64 %14, i64* %storemerge13.reg2mem
store i64 0, i64* %storemerge2.reg2mem
store i64 0, i64* %storemerge.reg2mem
br i1 %16, label LBL_1, label LBL_3
LBL_3:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
%storemerge2.reload = load i64, i64* %storemerge2.reg2mem
store i64 %storemerge2.reload, i64* %arg1, align 8
ret i64 %storemerge.reload
uselistorder i64 %storemerge13.reload, { 1, 0, 2 }
uselistorder i64* %storemerge13.reg2mem, { 2, 0, 1 }
uselistorder i1 false, { 2, 1, 0 }
uselistorder i64* %arg1, { 1, 0, 2 }
uselistorder label LBL_3, { 1, 0, 2 }
uselistorder label LBL_1, { 1, 0 }
}
|
0
|
CompRealVul
|
update_prepare_order_info_13519
|
update_prepare_order_info
|
define i64 @FUNC(i64* %arg1, i64* %arg2, i32 %arg3) local_unnamed_addr {
LBL_0:
%0 = ptrtoint i64* %arg2 to i64
%1 = ptrtoint i64* %arg1 to i64
%2 = bitcast i64* %arg2 to i32*
store i32 0, i32* %2, align 4
%3 = add i64 %0, 4
%4 = inttoptr i64 %3 to i32*
store i32 %arg3, i32* %4, align 4
%5 = add i64 %0, 8
%6 = inttoptr i64 %5 to i32*
store i32 3, i32* %6, align 4
%7 = load i32, i32* %4, align 4
%8 = zext i32 %7 to i64
%9 = call i64 @FUNC(i64 %8, i64 0)
%10 = add i64 %9, 2
%11 = call i64 @FUNC(i64 %1, i64 %0)
%12 = add i64 %10, %11
%13 = and i64 %12, 4294967295
ret i64 %13
uselistorder i64 2, { 1, 0 }
uselistorder i64 4, { 1, 0 }
}
|
0
|
CompRealVul
|
bdi_register_4918
|
bdi_register
|
define i64 @FUNC(i64* %arg1, i64 %arg2, i64 %arg3, i64 %arg4, i64 %arg5, i64 %arg6) local_unnamed_addr {
LBL_0:
%0 = alloca i128
%1 = alloca i64
%sv_0.0.reg2mem = alloca i64
%2 = load i64, i64* %1
%3 = load i128, i128* %0
%4 = load i128, i128* %0
%5 = load i128, i128* %0
%6 = load i128, i128* %0
%7 = load i128, i128* %0
%8 = load i128, i128* %0
%9 = load i128, i128* %0
%10 = load i128, i128* %0
%sv_1 = alloca i32, align 4
%11 = trunc i64 %2 to i8
%12 = icmp eq i8 %11, 0
br i1 %12, label LBL_2, label LBL_1
LBL_1:
%13 = call i64 @FUNC(i128 %10)
%14 = call i64 @FUNC(i128 %9)
%15 = call i64 @FUNC(i128 %8)
%16 = call i64 @FUNC(i128 %7)
%17 = call i64 @FUNC(i128 %6)
%18 = call i64 @FUNC(i128 %5)
%19 = call i64 @FUNC(i128 %4)
%20 = call i64 @FUNC(i128 %3)
br label LBL_2
LBL_2:
%21 = ptrtoint i64* %arg1 to i64
%22 = and i64 %21, 4294967295
%23 = call i64 @FUNC(i64 %22)
%24 = trunc i64 %23 to i32
%25 = icmp eq i32 %24, 0
%26 = icmp eq i1 %25, false
store i64 0, i64* %sv_0.0.reg2mem
br i1 %26, label LBL_6, label LBL_3
LBL_3:
store i32 24, i32* %sv_1, align 4
%27 = call i64 @FUNC(i64 0, i64 0)
%28 = load i64, i64* @gv_0, align 8
%29 = and i64 %27, 4294967295
%30 = call i64 @FUNC(i64 %28, i64 %arg2, i64 %29, i64 %21, i64 %arg3, i32* nonnull %sv_1)
%31 = call i64 @FUNC(i64 %30)
%32 = trunc i64 %31 to i32
%33 = icmp eq i32 %32, 0
br i1 %33, label LBL_5, label LBL_4
LBL_4:
%34 = call i64 @FUNC(i64 %30)
%phitmp = and i64 %34, 4294967295
store i64 %phitmp, i64* %sv_0.0.reg2mem
br label LBL_6
LBL_5:
store i64 %30, i64* %arg1, align 8
%35 = call i64 @FUNC(i64 %30)
%36 = call i64 @FUNC(i64 %21, i64 %35)
store i64 0, i64* %sv_0.0.reg2mem
br label LBL_6
LBL_6:
%sv_0.0.reload = load i64, i64* %sv_0.0.reg2mem
ret i64 %sv_0.0.reload
uselistorder i64 %30, { 1, 2, 0, 3 }
uselistorder i64* %sv_0.0.reg2mem, { 0, 2, 1, 3 }
uselistorder i128* %0, { 7, 6, 5, 4, 3, 2, 1, 0 }
uselistorder i32 0, { 1, 2, 0 }
uselistorder label LBL_6, { 1, 2, 0 }
}
|
0
|
CompRealVul
|
hmp_pcie_aer_inject_error_15240
|
hmp_pcie_aer_inject_error
|
define i64 @FUNC(i64* %arg1, i64* %arg2) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = ptrtoint i64* %arg2 to i64
%1 = ptrtoint i64* %arg1 to i64
%sv_0 = alloca i64, align 8
%2 = call i64 @FUNC(i64 %1, i64 %0, i64* nonnull %sv_0)
%3 = trunc i64 %2 to i32
%4 = icmp slt i32 %3, 0
store i64 %2, i64* %rax.0.reg2mem
br i1 %4, label LBL_4, label LBL_1
LBL_1:
%5 = load i64, i64* %sv_0, align 8
%6 = call i64 @FUNC(i64 %5)
%7 = icmp eq i64 %6, 0
%8 = icmp eq i1 %7, false
br i1 %8, label LBL_3, label LBL_2
LBL_2:
call void @__assert_fail(i8* getelementptr inbounds ([6 x i8], [6 x i8]* @gv_0, i64 0, i64 0), i8* getelementptr inbounds ([59 x i8], [59 x i8]* @gv_1, i64 0, i64 0), i32 53, i8* getelementptr inbounds ([26 x i8], [26 x i8]* @gv_2, i64 0, i64 0))
br label LBL_3
LBL_3:
%9 = call i64 @FUNC(i64 %6, i8* getelementptr inbounds ([6 x i8], [6 x i8]* @gv_3, i64 0, i64 0))
%10 = urem i64 %9, 32
%11 = call i64 @FUNC(i64 %6, i8* getelementptr inbounds ([4 x i8], [4 x i8]* @gv_4, i64 0, i64 0))
%12 = call i64 @FUNC(i64 %6, i8* getelementptr inbounds ([9 x i8], [9 x i8]* @gv_5, i64 0, i64 0))
%13 = call i64 @FUNC(i64 %6, i8* getelementptr inbounds ([3 x i8], [3 x i8]* @gv_6, i64 0, i64 0))
%14 = and i64 %11, 4294967295
%15 = call i64 @FUNC(i64 %1, i8* getelementptr inbounds ([46 x i8], [46 x i8]* @gv_7, i64 0, i64 0), i64 %13, i64 %12, i64 %14, i64 %10)
store i64 %15, i64* %rax.0.reg2mem
br label LBL_4
LBL_4:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %6, { 2, 3, 1, 0, 4 }
uselistorder i64* %sv_0, { 1, 0 }
uselistorder i64 (i64, i8*)* @qdict_get_str, { 1, 0 }
uselistorder i64 (i64, i8*)* @qdict_get_int, { 1, 0 }
uselistorder label LBL_4, { 1, 0 }
}
|
1
|
CompRealVul
|
lldp_private_8023_print_11639
|
lldp_private_8023_print
|
define i64 @FUNC(i32* %arg1, i64* %arg2, i32 %arg3) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = icmp ult i32 %arg3, 4
store i64 0, i64* %rax.0.reg2mem
br i1 %0, label LBL_11, label LBL_1
LBL_1:
%1 = ptrtoint i64* %arg2 to i64
%2 = add i64 %1, 3
%3 = inttoptr i64 %2 to i8*
%4 = load i8, i8* %3, align 1
%5 = zext i8 %4 to i32
%6 = load i64, i64* bitcast ([8 x i8*]* @gv_0 to i64*), align 16
%7 = call i64 @FUNC(i64 %6, i8* getelementptr inbounds ([8 x i8], [8 x i8]* @gv_1, i64 0, i64 0), i32 %5)
%8 = bitcast i32* %arg1 to i8*
%9 = trunc i64 %7 to i32
%10 = call i32 (i8*, ...) @printf(i8* %8, i8* getelementptr inbounds ([20 x i8], [20 x i8]* @gv_2, i64 0, i64 0), i32 %9)
%11 = icmp eq i8 %4, 4
br i1 %11, label LBL_10, label LBL_2
LBL_2:
%12 = icmp ugt i8 %4, 4
store i64 1, i64* %rax.0.reg2mem
br i1 %12, label LBL_11, label LBL_3
LBL_3:
store i64 1, i64* %rax.0.reg2mem
switch i8 %4, label LBL_11 [
i8 3, label LBL_8
i8 1, label LBL_4
i8 2, label LBL_6
]
LBL_4:
%13 = icmp ult i32 %arg3, 9
store i64 0, i64* %rax.0.reg2mem
br i1 %13, label LBL_11, label LBL_5
LBL_5:
%14 = add i64 %1, 4
%15 = inttoptr i64 %14 to i8*
%16 = load i8, i8* %15, align 1
%17 = zext i8 %16 to i64
%18 = load i64, i64* bitcast ([7 x i8*]* @gv_3 to i64*), align 16
%19 = call i64 @FUNC(i64 %18, i8* getelementptr inbounds ([5 x i8], [5 x i8]* @gv_4, i64 0, i64 0), i64 %17)
%20 = trunc i64 %19 to i32
%21 = call i32 (i8*, ...) @printf(i8* %8, i8* getelementptr inbounds ([36 x i8], [36 x i8]* @gv_5, i64 0, i64 0), i32 %20)
%22 = add i64 %1, 5
%23 = inttoptr i64 %22 to i16*
%24 = load i16, i16* %23, align 2
%25 = zext i16 %24 to i64
%26 = load i64, i64* bitcast ([6 x i8*]* @gv_6 to i64*), align 16
%27 = call i64 @FUNC(i64 %26, i8* getelementptr inbounds ([8 x i8], [8 x i8]* @gv_1, i64 0, i64 0), i64 %25)
%28 = trunc i64 %27 to i32
%29 = call i32 (i8*, ...) @printf(i8* %8, i8* getelementptr inbounds ([43 x i8], [43 x i8]* @gv_7, i64 0, i64 0), i32 %28)
%30 = add i64 %1, 7
%31 = inttoptr i64 %30 to i16*
%32 = load i16, i16* %31, align 2
%33 = load i64, i64* bitcast ([5 x i8*]* @gv_8 to i64*), align 16
%34 = zext i16 %32 to i32
%35 = call i64 @FUNC(i64 %33, i8* getelementptr inbounds ([8 x i8], [8 x i8]* @gv_1, i64 0, i64 0), i32 %34)
%36 = trunc i64 %35 to i32
%37 = call i32 (i8*, ...) @printf(i8* %8, i8* getelementptr inbounds ([27 x i8], [27 x i8]* @gv_9, i64 0, i64 0), i32 %36)
store i64 0, i64* %rax.0.reg2mem
br label LBL_11
LBL_6:
%38 = icmp ult i32 %arg3, 7
store i64 0, i64* %rax.0.reg2mem
br i1 %38, label LBL_11, label LBL_7
LBL_7:
%39 = add i64 %1, 6
%40 = inttoptr i64 %39 to i8*
%41 = load i8, i8* %40, align 1
%42 = load i64, i64* bitcast ([2 x i8*]* @gv_10 to i64*), align 8
%43 = zext i8 %41 to i32
%44 = call i64 @FUNC(i64 %42, i8* getelementptr inbounds ([8 x i8], [8 x i8]* @gv_1, i64 0, i64 0), i32 %43)
%45 = add i64 %1, 5
%46 = inttoptr i64 %45 to i8*
%47 = load i8, i8* %46, align 1
%48 = load [23 x i8]*, [23 x i8]** @gv_11, align 8
%49 = ptrtoint [23 x i8]* %48 to i64
%50 = zext i8 %47 to i32
%51 = call i64 @FUNC(i64 %49, i8* getelementptr inbounds ([8 x i8], [8 x i8]* @gv_1, i64 0, i64 0), i32 %50)
%52 = add i64 %1, 4
%53 = inttoptr i64 %52 to i8*
%54 = load i8, i8* %53, align 1
%55 = zext i8 %54 to i64
%56 = load [11 x i8]*, [11 x i8]** @gv_12, align 8
%57 = ptrtoint [11 x i8]* %56 to i64
%58 = call i64 @FUNC(i64 %57, i8* getelementptr inbounds ([5 x i8], [5 x i8]* @gv_4, i64 0, i64 0), i64 %55)
%59 = inttoptr i64 %58 to i8*
%60 = inttoptr i64 %51 to i8*
%61 = call i32 (i8*, ...) @printf(i8* %8, i8* getelementptr inbounds ([60 x i8], [60 x i8]* @gv_13, i64 0, i64 0), i8* %59, i8* %60)
store i64 0, i64* %rax.0.reg2mem
br label LBL_11
LBL_8:
%62 = icmp ult i32 %arg3, 9
store i64 0, i64* %rax.0.reg2mem
br i1 %62, label LBL_11, label LBL_9
LBL_9:
%63 = add i64 %1, 4
%64 = inttoptr i64 %63 to i8*
%65 = load i8, i8* %64, align 1
%66 = zext i8 %65 to i64
%67 = load [19 x i8]*, [19 x i8]** @gv_14, align 8
%68 = ptrtoint [19 x i8]* %67 to i64
%69 = call i64 @FUNC(i64 %68, i8* getelementptr inbounds ([5 x i8], [5 x i8]* @gv_4, i64 0, i64 0), i64 %66)
%70 = trunc i64 %69 to i32
%71 = call i32 (i8*, ...) @printf(i8* %8, i8* getelementptr inbounds ([54 x i8], [54 x i8]* @gv_15, i64 0, i64 0), i32 %70)
store i64 0, i64* %rax.0.reg2mem
br label LBL_11
LBL_10:
%72 = call i32 (i8*, ...) @printf(i8* %8, i32 ptrtoint (i32* @gv_16 to i32))
store i64 0, i64* %rax.0.reg2mem
br label LBL_11
LBL_11:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i8* %8, { 5, 4, 0, 1, 2, 3, 6 }
uselistorder i64 %1, { 6, 0, 1, 2, 3, 4, 5, 7 }
uselistorder i64* %rax.0.reg2mem, { 0, 6, 5, 7, 3, 8, 4, 9, 1, 2, 10 }
uselistorder i64 (i64, i8*, i64)* @bittok2str, { 3, 2, 1, 0 }
uselistorder i8* getelementptr inbounds ([5 x i8], [5 x i8]* @gv_4, i64 0, i64 0), { 0, 2, 1 }
uselistorder i32 (i8*, ...)* @printf, { 6, 5, 4, 3, 2, 1, 0 }
uselistorder i64 (i64, i8*, i32)* @tok2str, { 3, 2, 1, 0 }
uselistorder i8* getelementptr inbounds ([8 x i8], [8 x i8]* @gv_1, i64 0, i64 0), { 2, 3, 0, 1, 4 }
uselistorder i32 %arg3, { 2, 0, 1, 3 }
uselistorder label LBL_11, { 4, 3, 6, 2, 7, 1, 8, 0, 5, 9 }
}
|
1
|
CompRealVul
|
audit_netlink_ok_12170
|
audit_netlink_ok
|
define i64 @FUNC(i64* %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%sv_0.0.reg2mem = alloca i64
%0 = call i64 @FUNC()
%sext2 = mul i64 %0, 4294967296
%1 = ashr exact i64 %sext2, 32
%2 = icmp eq i64 %1, ptrtoint (i64* @gv_0 to i64)
store i64 4294967185, i64* %rax.0.reg2mem
br i1 %2, label LBL_1, label LBL_9
LBL_1:
%3 = trunc i64 %arg2 to i32
%4 = urem i32 %3, 65536
%5 = icmp ugt i32 %4, 20
store i64 4294967274, i64* %sv_0.0.reg2mem
br i1 %5, label LBL_8, label LBL_2
LBL_2:
%6 = icmp ugt i32 %4, 15
br i1 %6, label LBL_7, label LBL_3
LBL_3:
%7 = icmp ugt i32 %4, 3
br i1 %7, label LBL_5, label LBL_4
LBL_4:
%8 = icmp eq i32 %4, 0
%9 = icmp eq i1 %8, false
store i64 4294967274, i64* %sv_0.0.reg2mem
store i64 4294967201, i64* %rax.0.reg2mem
br i1 %9, label LBL_9, label LBL_8
LBL_5:
%10 = load i64, i64* @gv_1, align 8
%11 = call i64 @FUNC(i64 %10)
%sext3 = mul i64 %11, 4294967296
%12 = ashr exact i64 %sext3, 32
%13 = icmp eq i64 %12, ptrtoint (i64* @gv_2 to i64)
store i64 4294967295, i64* %rax.0.reg2mem
br i1 %13, label LBL_6, label LBL_9
LBL_6:
%14 = call i64 @FUNC(i64 1)
%15 = trunc i64 %14 to i32
%16 = icmp eq i32 %15, 0
%17 = icmp eq i1 %16, false
%spec.select = select i1 %17, i64 0, i64 4294967295
store i64 %spec.select, i64* %sv_0.0.reg2mem
br label LBL_8
LBL_7:
%18 = call i64 @FUNC(i64 2)
%19 = trunc i64 %18 to i32
%20 = icmp eq i32 %19, 0
%21 = icmp eq i1 %20, false
%spec.select4 = select i1 %21, i64 0, i64 4294967295
store i64 %spec.select4, i64* %sv_0.0.reg2mem
br label LBL_8
LBL_8:
%sv_0.0.reload = load i64, i64* %sv_0.0.reg2mem
store i64 %sv_0.0.reload, i64* %rax.0.reg2mem
br label LBL_9
LBL_9:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i32 %4, { 0, 3, 2, 1 }
uselistorder i64* %sv_0.0.reg2mem, { 0, 3, 4, 2, 1 }
uselistorder i64* %rax.0.reg2mem, { 0, 4, 1, 2, 3 }
uselistorder i64 (i64)* @capable, { 1, 0 }
uselistorder i64 1, { 1, 0 }
uselistorder i64 4294967274, { 1, 0 }
uselistorder label LBL_9, { 3, 0, 1, 2 }
uselistorder label LBL_8, { 0, 1, 3, 2 }
}
|
1
|
CompRealVul
|
intel_sdvo_lvds_init_3783
|
intel_sdvo_lvds_init
|
define i64 @FUNC(i64* %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%0 = call i64 @FUNC(i64 8, i64 0)
%1 = icmp eq i64 %0, 0
%2 = icmp eq i1 %1, false
store i64 0, i64* %rax.0.reg2mem
br i1 %2, label LBL_1, label LBL_7
LBL_1:
%3 = ptrtoint i64* %arg1 to i64
%4 = inttoptr i64 %0 to i32*
%5 = bitcast i64* %arg1 to i32*
store i32 1, i32* %5, align 4
store i32 2, i32* %4, align 4
%6 = trunc i64 %arg2 to i32
%7 = icmp eq i32 %6, 0
%8 = icmp eq i1 %7, false
br i1 %8, label LBL_3, label LBL_2
LBL_2:
%9 = add i64 %3, 8
%10 = inttoptr i64 %9 to i32*
%11 = load i32, i32* %10, align 4
%12 = or i32 %11, 1
store i32 %12, i32* %10, align 4
%13 = add i64 %0, 4
%14 = inttoptr i64 %13 to i32*
store i32 1, i32* %14, align 4
br label LBL_5
LBL_3:
%15 = icmp eq i32 %6, 1
%16 = icmp eq i1 %15, false
br i1 %16, label LBL_5, label LBL_4
LBL_4:
%17 = add i64 %3, 8
%18 = inttoptr i64 %17 to i32*
%19 = load i32, i32* %18, align 4
%20 = or i32 %19, 2
store i32 %20, i32* %18, align 4
%21 = add i64 %0, 4
%22 = inttoptr i64 %21 to i32*
store i32 2, i32* %22, align 4
br label LBL_5
LBL_5:
%23 = add i64 %3, 4
%24 = inttoptr i64 %23 to i32*
store i32 3, i32* %24, align 4
%25 = call i64 @FUNC(i64 %3, i64 %0)
%26 = call i64 @FUNC(i64 %3, i64 %0)
%27 = trunc i64 %26 to i8
%28 = icmp eq i8 %27, 1
%29 = icmp eq i1 %28, false
store i64 1, i64* %rax.0.reg2mem
br i1 %29, label LBL_6, label LBL_7
LBL_6:
%30 = call i64 @FUNC(i64 %0)
store i64 0, i64* %rax.0.reg2mem
br label LBL_7
LBL_7:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64 %3, { 2, 3, 4, 1, 0 }
uselistorder i64 %0, { 3, 1, 4, 0, 2, 5, 6 }
uselistorder i64* %rax.0.reg2mem, { 0, 3, 1, 2 }
uselistorder i64 8, { 1, 2, 0 }
uselistorder label LBL_7, { 2, 0, 1 }
}
|
0
|
CompRealVul
|
jswrap_graphics_createSDL_8489
|
jswrap_graphics_createSDL
|
define i64 @FUNC(i64 %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%rax.0.reg2mem = alloca i64
%sv_0 = alloca i64, align 8
%0 = trunc i64 %arg1 to i32
%1 = icmp slt i32 %0, 1
br i1 %1, label LBL_2, label LBL_1
LBL_1:
%2 = trunc i64 %arg2 to i32
%3 = icmp slt i32 %0, 32768
%.off = add i32 %2, -1
%4 = icmp ult i32 %.off, 32767
%5 = icmp eq i1 %3, %4
br i1 %5, label LBL_3, label LBL_2
LBL_2:
%6 = call i64 @FUNC(i64 1, i8* getelementptr inbounds ([13 x i8], [13 x i8]* @gv_0, i64 0, i64 0))
store i64 0, i64* %rax.0.reg2mem
br label LBL_5
LBL_3:
%7 = call i64 @FUNC(i64 0, i8* getelementptr inbounds ([9 x i8], [9 x i8]* @gv_1, i64 0, i64 0))
%8 = icmp eq i64 %7, 0
%9 = icmp eq i1 %8, false
store i64 0, i64* %rax.0.reg2mem
br i1 %9, label LBL_4, label LBL_5
LBL_4:
%10 = call i64 @FUNC(i64* nonnull %sv_0)
store i64 1, i64* %sv_0, align 8
%11 = call i64 @FUNC(i64* nonnull %sv_0)
%12 = call i64 @FUNC(i64* nonnull %sv_0)
store i64 %7, i64* %rax.0.reg2mem
br label LBL_5
LBL_5:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i64* %sv_0, { 0, 1, 3, 2 }
uselistorder i64* %rax.0.reg2mem, { 0, 2, 1, 3 }
uselistorder i32 1, { 3, 4, 2, 1, 0 }
uselistorder label LBL_5, { 1, 0, 2 }
}
|
0
|
CompRealVul
|
jpc_ppxstab_insert_8836
|
jpc_ppxstab_insert
|
define i64 @FUNC(i64* %arg1, i32* %arg2) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge.reg2mem = alloca i64
%.lcssa.reg2mem = alloca i64
%.reg2mem18 = alloca i64
%indvars.iv.reg2mem = alloca i64
%.reg2mem16 = alloca i32
%storemerge3.lcssa.reg2mem = alloca i32
%storemerge36.reg2mem = alloca i32
%.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg1 to i64
%3 = add i64 %2, 8
%4 = inttoptr i64 %3 to i32*
%5 = load i32, i32* %4, align 4
%6 = icmp eq i32 %5, 0
store i32 0, i32* %storemerge3.lcssa.reg2mem
br i1 %6, label LBL_4, label LBL_1
LBL_1:
%7 = trunc i64 %1 to i32
%8 = zext i32 %5 to i64
store i64 0, i64* %.reg2mem
store i32 0, i32* %storemerge36.reg2mem
br label LBL_2
LBL_2:
%storemerge36.reload = load i32, i32* %storemerge36.reg2mem
%.reload = load i64, i64* %.reg2mem
%9 = mul i64 %.reload, 8
%10 = add i64 %9, %2
%11 = inttoptr i64 %10 to i64*
%12 = load i64, i64* %11, align 8
%13 = inttoptr i64 %12 to i32*
%14 = load i32, i32* %13, align 4
%15 = icmp ugt i32 %14, %7
store i32 %storemerge36.reload, i32* %storemerge3.lcssa.reg2mem
br i1 %15, label LBL_4, label LBL_3
LBL_3:
%16 = add i32 %storemerge36.reload, 1
%17 = sext i32 %16 to i64
%18 = icmp slt i64 %17, %8
store i64 %17, i64* %.reg2mem
store i32 %16, i32* %storemerge36.reg2mem
store i32 %16, i32* %storemerge3.lcssa.reg2mem
br i1 %18, label LBL_2, label LBL_4
LBL_4:
%storemerge3.lcssa.reload = load i32, i32* %storemerge3.lcssa.reg2mem
%19 = add i64 %2, 12
%20 = inttoptr i64 %19 to i32*
%21 = load i32, i32* %20, align 4
%22 = icmp ult i32 %5, %21
store i32 %5, i32* %.reg2mem16
br i1 %22, label LBL_7, label LBL_5
LBL_5:
%23 = add i32 %21, 128
%24 = zext i32 %23 to i64
%25 = call i64 @FUNC(i64 %2, i64 %24)
%26 = trunc i64 %25 to i32
%27 = icmp eq i32 %26, 0
store i64 4294967295, i64* %storemerge.reg2mem
br i1 %27, label LBL_5.LBL_7_crit_edge, label LBL_11
LBL_6:
%.pre = load i32, i32* %4, align 4
store i32 %.pre, i32* %.reg2mem16
br label LBL_7
LBL_7:
%.reload17 = load i32, i32* %.reg2mem16
%28 = icmp sgt i32 %.reload17, %storemerge3.lcssa.reload
%29 = sext i32 %.reload17 to i64
%30 = mul i64 %29, 8
store i64 %30, i64* %.lcssa.reg2mem
br i1 %28, label LBL_8, label LBL_10
LBL_8:
%31 = sext i32 %storemerge3.lcssa.reload to i64
store i64 %29, i64* %indvars.iv.reg2mem
store i64 %30, i64* %.reg2mem18
br label LBL_9
LBL_9:
%.reload19 = load i64, i64* %.reg2mem18
%indvars.iv.reload = load i64, i64* %indvars.iv.reg2mem
%32 = add i64 %.reload19, %2
%33 = add i64 %32, -8
%34 = inttoptr i64 %33 to i64*
%35 = load i64, i64* %34, align 8
%36 = inttoptr i64 %32 to i64*
store i64 %35, i64* %36, align 8
%indvars.iv.next = add nsw i64 %indvars.iv.reload, -1
%37 = icmp sgt i64 %indvars.iv.next, %31
%38 = mul i64 %indvars.iv.next, 8
store i64 %indvars.iv.next, i64* %indvars.iv.reg2mem
store i64 %38, i64* %.reg2mem18
store i64 %38, i64* %.lcssa.reg2mem
br i1 %37, label LBL_9, label LBL_10
LBL_10:
%.lcssa.reload = load i64, i64* %.lcssa.reg2mem
%39 = add i64 %.lcssa.reload, %2
%40 = ptrtoint i32* %arg2 to i64
%41 = inttoptr i64 %39 to i64*
store i64 %40, i64* %41, align 8
%42 = load i32, i32* %4, align 4
%43 = add i32 %42, 1
store i32 %43, i32* %4, align 4
store i64 0, i64* %storemerge.reg2mem
br label LBL_11
LBL_11:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64 %30, { 1, 0 }
uselistorder i32 %storemerge3.lcssa.reload, { 1, 0 }
uselistorder i32 %storemerge36.reload, { 1, 0 }
uselistorder i32* %4, { 2, 1, 0, 3 }
uselistorder i64 %2, { 0, 1, 4, 3, 2, 5 }
uselistorder i64* %.reg2mem, { 2, 0, 1 }
uselistorder i32* %storemerge36.reg2mem, { 2, 0, 1 }
uselistorder i32* %storemerge3.lcssa.reg2mem, { 0, 2, 1, 3 }
uselistorder i32* %.reg2mem16, { 0, 2, 1 }
uselistorder i64* %indvars.iv.reg2mem, { 1, 0, 2 }
uselistorder i64* %.reg2mem18, { 1, 0, 2 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder i32 0, { 3, 1, 0, 2 }
uselistorder label LBL_11, { 1, 0 }
uselistorder label LBL_9, { 1, 0 }
uselistorder label LBL_2, { 1, 0 }
}
|
0
|
CompRealVul
|
av_get_int_3094
|
av_get_int
|
define i64 @FUNC(i64 %arg1, i8* %arg2, i64* %arg3) local_unnamed_addr {
LBL_0:
%0 = alloca i128
%storemerge.reg2mem = alloca i64
%1 = load i128, i128* %0
%2 = ptrtoint i64* %arg3 to i64
%3 = ptrtoint i8* %arg2 to i64
%sv_0 = alloca i32, align 4
%sv_1 = alloca i64, align 8
%sv_2 = alloca i64, align 8
store i64 1, i64* %sv_2, align 8
%4 = call i128 @FUNC(i64 4607182418800017408)
%5 = call i64 @__asm_movsd.1(i128 %4)
store i64 %5, i64* %sv_1, align 8
store i32 1, i32* %sv_0, align 4
%6 = call i64 @FUNC(i64 %arg1, i64 %3, i64 %2, i64* nonnull %sv_1, i32* nonnull %sv_0, i64* nonnull %sv_2)
%7 = trunc i64 %6 to i32
%8 = icmp slt i32 %7, 0
%9 = icmp eq i1 %8, false
store i64 -1, i64* %storemerge.reg2mem
br i1 %9, label LBL_1, label LBL_2
LBL_1:
%10 = load i64, i64* %sv_2, align 8
%11 = call i128 @FUNC(i128 %1, i128 %1)
%12 = call i128 @FUNC(i64 %10)
%13 = load i64, i64* %sv_1, align 8
%14 = call i128 @FUNC(i64 %13)
%15 = call i128 @FUNC(i128 %14, i128 %12)
%16 = load i32, i32* %sv_0, align 4
%17 = call i128 @FUNC(i128 %12, i128 %12)
%18 = call i128 @__asm_cvtsi2sd.2(i32 %16)
%19 = call i128 @FUNC(i128 %15, i128 %18)
%20 = call i64 @FUNC(i128 %19)
store i64 %20, i64* %storemerge.reg2mem
br label LBL_2
LBL_2:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i128 %12, { 2, 1, 0 }
uselistorder i64* %sv_2, { 1, 0, 2 }
uselistorder i64* %sv_1, { 1, 0, 2 }
uselistorder i32* %sv_0, { 1, 0, 2 }
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder label LBL_2, { 1, 0 }
}
|
0
|
CompRealVul
|
alloc_fresh_gigantic_page_node_8097
|
alloc_fresh_gigantic_page_node
|
define i64 @FUNC(i64* %arg1, i64 %arg2) local_unnamed_addr {
LBL_0:
%0 = ptrtoint i64* %arg1 to i64
%1 = call i64 @FUNC(i64 %0)
%2 = and i64 %1, 4294967295
%3 = and i64 %arg2, 4294967295
%4 = call i64 @FUNC(i64 %3, i64 %2)
%5 = icmp eq i64 %4, 0
br i1 %5, label LBL_2, label LBL_1
LBL_1:
%6 = call i64 @FUNC(i64 %0)
%7 = and i64 %6, 4294967295
%8 = call i64 @FUNC(i64 %4, i64 %7)
%9 = trunc i64 %arg2 to i32
%10 = call i64 @FUNC(i64 %0, i64 %4, i32 %9)
br label LBL_2
LBL_2:
ret i64 %4
uselistorder i64 %4, { 2, 1, 0, 3 }
uselistorder i64 (i64)* @huge_page_order, { 1, 0 }
}
|
0
|
CompRealVul
|
gt64120_pci_mapping_2345
|
gt64120_pci_mapping
|
define i64 @FUNC(i64* %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%rax.0.reg2mem = alloca i64
%rdi = alloca i64, align 8
%1 = load i64, i64* %0
%2 = ptrtoint i64* %arg1 to i64
%3 = trunc i64 %1 to i32
%4 = urem i32 %3, 128
%5 = add i64 %2, 4
%6 = inttoptr i64 %5 to i32*
%7 = load i32, i32* %6, align 4
%8 = zext i32 %7 to i64
%9 = icmp ugt i32 %4, %7
store i64 %8, i64* %rax.0.reg2mem
br i1 %9, label LBL_5, label LBL_1
LBL_1:
%10 = add i64 %2, 12
%11 = inttoptr i64 %10 to i32*
%12 = load i32, i32* %11, align 4
%13 = icmp eq i32 %12, 0
br i1 %13, label LBL_3, label LBL_2
LBL_2:
%14 = add i64 %2, 16
%15 = call i64 @FUNC()
%16 = call i64 @FUNC(i64 %15, i64 %14)
%17 = call i64 @FUNC(i64 %14)
br label LBL_3
LBL_3:
%18 = bitcast i64* %rdi to i32*
%19 = mul i32 %3, 2097152
%20 = add i64 %2, 8
%21 = inttoptr i64 %20 to i32*
store i32 %19, i32* %21, align 4
%22 = load i32, i32* %6, align 4
%23 = load i32, i32* %18, align 8
%24 = urem i32 %23, 128
%25 = sub i32 %22, %24
%26 = mul i32 %25, 2097152
%27 = add i32 %26, 2097152
store i32 %27, i32* %11, align 4
%28 = load i32, i32* %21, align 4
store i32 %28, i32* bitcast (i64* @gv_0 to i32*), align 8
%29 = load i32, i32* %11, align 4
%30 = icmp eq i32 %29, 0
store i64 0, i64* %rax.0.reg2mem
br i1 %30, label LBL_5, label LBL_4
LBL_4:
%31 = zext i32 %29 to i64
%32 = add i64 %2, 16
%33 = call i64 @FUNC(i64 %32, i64 %31)
%34 = load i32, i32* %21, align 4
%35 = call i64 @FUNC()
%36 = zext i32 %34 to i64
%37 = call i64 @FUNC(i64 %35, i64 %36, i64 %32)
store i64 %37, i64* %rax.0.reg2mem
br label LBL_5
LBL_5:
%rax.0.reload = load i64, i64* %rax.0.reg2mem
ret i64 %rax.0.reload
uselistorder i32 %29, { 1, 0 }
uselistorder i64 %2, { 0, 1, 3, 2, 4 }
uselistorder i32 2097152, { 2, 0, 1 }
uselistorder i64 ()* @get_system_memory, { 1, 0 }
uselistorder label LBL_5, { 1, 2, 0 }
}
|
0
|
CompRealVul
|
vaapi_device_init_2518
|
vaapi_device_init
|
define i64 @FUNC(i64 %arg1) local_unnamed_addr {
LBL_0:
%0 = alloca i64
%storemerge.reg2mem = alloca i64
%1 = load i64, i64* %0
%2 = call i64 @FUNC(i64* nonnull @gv_0)
%3 = call i64 @FUNC(i64* nonnull @gv_0, i64 1, i64 %arg1, i64 0, i64 0)
%4 = trunc i64 %3 to i32
%5 = icmp slt i32 %4, 0
%6 = icmp eq i1 %5, false
store i64 0, i64* %storemerge.reg2mem
br i1 %6, label LBL_2, label LBL_1
LBL_1:
%7 = call i64 @FUNC(i64* nonnull @gv_1, i64 0, i8* getelementptr inbounds ([33 x i8], [33 x i8]* @gv_2, i64 0, i64 0), i64 0, i64 0, i64 %1)
%8 = and i64 %3, 4294967295
store i64 %8, i64* %storemerge.reg2mem
br label LBL_2
LBL_2:
%storemerge.reload = load i64, i64* %storemerge.reg2mem
ret i64 %storemerge.reload
uselistorder i64* %storemerge.reg2mem, { 0, 2, 1 }
uselistorder label LBL_2, { 1, 0 }
}
|
0
|
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.